非均勻采樣系統(tǒng)測試
非均勻采樣軟件設(shè)計
非均勻采樣硬件設(shè)計
非均勻采樣的理論基礎(chǔ)
非均勻采樣理論概述
DSP軟件代碼
DSP軟件設(shè)計
DSP和音頻AD/DA的硬件設(shè)計
模糊PI控制器的DSP應(yīng)用程序
數(shù)字PID控制器的DSP應(yīng)用程序
DSP中斷向量表和中斷子向量表
DSP的系統(tǒng)配置命令文件
DSP配置頭文件
數(shù)字信號處理FPGA的性能分析
數(shù)字信號處理FPGA的仿真
數(shù)字信號處理FPGA平面布置圖
數(shù)字信號處理FPGA設(shè)計的編譯
數(shù)字信號處理FPGA的功耗
數(shù)字信號處理FPGA的結(jié)構(gòu)
數(shù)字信號處理的設(shè)計實現(xiàn)
FPGA和可編程信號處理器
DSP的技術(shù)要求
FPL的基準(zhǔn)
FPGA按技術(shù)分類
FPGA技術(shù)按顆粒度分類
號按顆粒度分類
數(shù)字信號處理FPGA技術(shù)
DSP讀USB接口代碼
DSP嵌入式系統(tǒng)寫Flash配置文件、中斷向量、工具代碼
DSP嵌入式系統(tǒng)主寫Flash程序代碼
DSP嵌入式系統(tǒng)主程序配置文件代碼
DSP嵌入式系統(tǒng)主程序中斷向量代碼
DSP嵌入式系統(tǒng)主程序代碼
DSP的選擇
高速數(shù)據(jù)采集系統(tǒng)案例要求和應(yīng)用對象
高速數(shù)據(jù)采集概述
DSP理論和算法概述
DSP概述
基于FPGA的DDS任意波形發(fā)生器
DDS各部分的具體參數(shù)
DDS的基本參數(shù)計算公式
DDS的基本原理
定點數(shù)開方模塊程序設(shè)計
雙字節(jié)定點數(shù)至5位BCD碼轉(zhuǎn)換模塊程序設(shè)計
3字節(jié)浮點數(shù)轉(zhuǎn)換為定點整數(shù)模塊程序設(shè)計
浮點數(shù)除法模塊程序設(shè)計
浮點數(shù)乘法模塊程序設(shè)計
浮點數(shù)加減法模塊程序設(shè)計
浮點數(shù)加減法模塊設(shè)計思路
16X16位定點數(shù)除法模塊程序設(shè)計
買賣網(wǎng)電子技術(shù)資料、開發(fā)技術(shù)
由北京輝創(chuàng)互動信息技術(shù)有限公司獨家運營
粵ICP備14064281號 客服群:4031849 交流群:4031839 商務(wù)合作:QQ 775851086