參數(shù)資料
型號: μPD753108
廠商: NEC Corp.
英文描述: 4 Bit Single Chip Microcontrollers(4位單片微控制器)
中文描述: 4位單片微控制器(4位單片微控制器)
文件頁數(shù): 11/459頁
文件大?。?/td> 2307K
代理商: ΜPD753108
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁當(dāng)前第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁第445頁第446頁第447頁第448頁第449頁第450頁第451頁第452頁第453頁第454頁第455頁第456頁第457頁第458頁第459頁
11
CONTENTS
CHAPTER 1 GENERAL ..................................................................................................................
1.1
Functional Outline ..............................................................................................................................
1.2
Ordering Information .........................................................................................................................
1.3
Differences among
μ
PD753108 Subseries Products....................................................................
1.4
Block Diagram.....................................................................................................................................
1.5
Pin Configuration (Top View) ...........................................................................................................
21
22
23
23
24
25
CHAPTER 2 PIN FUNCTION ........................................................................................................
2.1
Pin Functions of
μ
PD753108 ............................................................................................................
2.2
Pin Functions ......................................................................................................................................
2.2.1
P00 to P03 (PORT0), P10 to P13 (PORT1).........................................................................
2.2.2
P20 to P23 (PORT2), P30 to P33 (PORT3), P50 to P53 (PORT5), P60 to P63 (PORT6),
P80 to P83 (PORT8), and P90 to P93 (PORT9) .................................................................
2.2.3
TI0 to TI2.................................................................................................................................
2.2.4
PTO0 to PTO2 ........................................................................................................................
2.2.5
PCL..........................................................................................................................................
2.2.6
BUZ..........................................................................................................................................
2.2.7
SCK, SO/SB0, and SI/SB1 ....................................................................................................
2.2.8
INT4 .........................................................................................................................................
2.2.9
INT0 and INT1 ........................................................................................................................
2.2.10
INT2 .........................................................................................................................................
2.2.11
KR0 to KR3 .............................................................................................................................
2.2.12
S0 to S23 ................................................................................................................................
2.2.13
COM0 to COM3 ......................................................................................................................
2.2.14
V
LC0
to V
LC2
.............................................................................................................................
2.2.15
BIAS ........................................................................................................................................
2.2.16
LCDCL.....................................................................................................................................
2.2.17
SYNC.......................................................................................................................................
2.2.18
X1 and X2 ...............................................................................................................................
2.2.19
XT1 and XT2...........................................................................................................................
2.2.20
RESET.....................................................................................................................................
2.2.21
MD0 to MD3 (
μ
PD75P3116 only)..........................................................................................
2.2.22
D0 to D7 (
μ
PD75P3116 only)................................................................................................
2.2.23
IC (
μ
PD753104, 753106, and 753108 only) ........................................................................
2.2.24
V
PP
(
μ
PD75P3116 only) .........................................................................................................
2.2.25
V
DD
...........................................................................................................................................
2.2.26
V
SS
...........................................................................................................................................
2.3
Pin Input/Output Circuits ..................................................................................................................
2.4
Recommended Connections for Unused Pins ..............................................................................
27
27
31
31
32
32
33
33
33
33
33
34
34
35
35
35
35
35
35
35
36
36
36
37
37
37
37
37
37
38
41
CHAPTER 3 FEATURES OF ARCHITECTURE AND MEMORY MAP .................................
3.1
Bank Configuration of Data Memory and Addressing Mode ......................................................
3.1.1
Bank configuration of data memory ......................................................................................
3.1.2
Addressing mode of data memory ........................................................................................
3.2
Bank Configuration of General-Purpose Registers......................................................................
3.3
Memory-Mapped I/O ...........................................................................................................................
43
43
43
45
59
64
相關(guān)PDF資料
PDF描述
μPD753204 4 Bit Single Chip Microcontrollers(4位單片微控制器)
μPD753208 4 Bit Single Chip Microcontrollers(4位單片微控制器)
μPD753206 4 Bit Single Chip Microcontrollers(4位單片微控制器)
μPD75P2316 4 Bit Single Chip Microcontrollers(4位單片微控制器)
μPD754144 4 Bit Single Chip Microcontrollers(4位單片微控制器)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PD75-333K 功能描述:固定電感器 33uH 10% .15ohm Choke SMT Power Ind RoHS:否 制造商:AVX 電感:10 uH 容差:20 % 最大直流電流:1 A 最大直流電阻:0.075 Ohms 工作溫度范圍:- 40 C to + 85 C 自諧振頻率:38 MHz Q 最小值:40 尺寸:4.45 mm W x 6.6 mm L x 2.92 mm H 屏蔽:Shielded 端接類型:SMD/SMT 封裝 / 箱體:6.6 mm x 4.45 mm
PD75-393K 功能描述:固定電感器 39uH 10% .18ohm Choke SMT Power Ind RoHS:否 制造商:AVX 電感:10 uH 容差:20 % 最大直流電流:1 A 最大直流電阻:0.075 Ohms 工作溫度范圍:- 40 C to + 85 C 自諧振頻率:38 MHz Q 最小值:40 尺寸:4.45 mm W x 6.6 mm L x 2.92 mm H 屏蔽:Shielded 端接類型:SMD/SMT 封裝 / 箱體:6.6 mm x 4.45 mm
PD75-473K 功能描述:固定電感器 47uH 10% .21ohm Choke SMT Power Ind RoHS:否 制造商:AVX 電感:10 uH 容差:20 % 最大直流電流:1 A 最大直流電阻:0.075 Ohms 工作溫度范圍:- 40 C to + 85 C 自諧振頻率:38 MHz Q 最小值:40 尺寸:4.45 mm W x 6.6 mm L x 2.92 mm H 屏蔽:Shielded 端接類型:SMD/SMT 封裝 / 箱體:6.6 mm x 4.45 mm
PD75-563K 功能描述:固定電感器 56uH 10% .24ohm Choke SMT Power Ind RoHS:否 制造商:AVX 電感:10 uH 容差:20 % 最大直流電流:1 A 最大直流電阻:0.075 Ohms 工作溫度范圍:- 40 C to + 85 C 自諧振頻率:38 MHz Q 最小值:40 尺寸:4.45 mm W x 6.6 mm L x 2.92 mm H 屏蔽:Shielded 端接類型:SMD/SMT 封裝 / 箱體:6.6 mm x 4.45 mm
PD75-683K 功能描述:固定電感器 68uH 10% .3ohm Choke SMT Power Ind RoHS:否 制造商:AVX 電感:10 uH 容差:20 % 最大直流電流:1 A 最大直流電阻:0.075 Ohms 工作溫度范圍:- 40 C to + 85 C 自諧振頻率:38 MHz Q 最小值:40 尺寸:4.45 mm W x 6.6 mm L x 2.92 mm H 屏蔽:Shielded 端接類型:SMD/SMT 封裝 / 箱體:6.6 mm x 4.45 mm