參數(shù)資料
型號(hào): 74HCT112D,652
廠商: NXP Semiconductors
文件頁數(shù): 12/15頁
文件大?。?/td> 0K
描述: IC FLIP FLOP DUAL JK NEG 16SOIC
產(chǎn)品培訓(xùn)模塊: Logic Packages
標(biāo)準(zhǔn)包裝: 50
系列: 74HCT
功能: 設(shè)置(預(yù)設(shè))和復(fù)位
類型: JK 型
輸出類型: 差分
元件數(shù): 2
每個(gè)元件的位元數(shù): 1
頻率 - 時(shí)鐘: 64MHz
延遲時(shí)間 - 傳輸: 21ns
觸發(fā)器類型: 負(fù)邊沿
電源電壓: 4.5 V ~ 5.5 V
工作溫度: -40°C ~ 125°C
安裝類型: 表面貼裝
封裝/外殼: 16-SOIC(0.154",3.90mm 寬)
包裝: 管件
其它名稱: 568-1506-5
74HCT112D
933714970652
1998 Jun 10
6
Philips Semiconductors
Product specication
Dual JK ip-op with set and reset;
negative-edge trigger
74HC/HCT112
AC CHARACTERISTICS FOR 74HC
GND = 0 V; tr =tf = 6 ns; CL = 50 pF
SYMBOL
PARAMETER
Tamb (°C)
TEST CONDITIONS
74HC
UNIT
VCC
(V)
WAVEFORMS
+25
40 to +85 40 to +125
min.
typ.
max.
min.
max.
min.
max.
tPHL/ tPLH
propagation delay
nCP to nQ
55
175
220
265
ns
2.0
Fig.6
20
35
44
53
4.5
16
30
37
45
6.0
tPHL/ tPLH
propagation delay
nCP to nQ
55
175
220
265
ns
2.0
Fig.6
20
35
44
53
4.5
16
30
37
45
6.0
tPHL/ tPLH
propagation delay
nRD to nQ, nQ
58
180
225
270
ns
2.0
Fig.7
21
36
45
54
4.5
17
31
38
46
6.0
tPHL/ tPLH
propagation delay
nSD to nQ, nQ
50
155
295
235
ns
2.0
Fig.7
18
31
39
47
4.5
14
26
33
40
6.0
tTHL/ tTLH
output transition time
19
75
95
110
ns
2.0
Fig.6
7
15
19
22
4.5
6
13
16
19
6.0
tW
clock pulse width
HIGH or LOW
80
22
100
120
ns
2.0
Fig.6
16
8
20
24
4.5
14
6
17
20
6.0
tW
set or reset pulse width
LOW
80
22
100
120
ns
2.0
Fig.7
16
8
20
24
4.5
14
6
17
20
6.0
trem
removal time
nRD to nCP
80
22
125
150
ns
2.0
Fig.7
8
25
30
4.5
14
6
21
26
6.0
trem
removal time
nSD to nCP
80
19
100
120
ns
2.0
Fig.7
16
7
20
24
4.5
14
6
17
20
6.0
tsu
set-up time
nJ, nK to nCP
80
19
100
120
ns
2.0
Fig.6
16
7
20
24
4.5
14
6
17
20
6.0
th
hold time
nJ, nK to nCP
0
11
0
ns
2.0
Fig.6
0
4
0
4.5
0
3
0
6.0
fmax
maximum clock pulse
frequency
6
20
4.8
4.0
MHz
2.0
Fig.6
30
60
24
20
4.5
35
71
28
24
6.0
相關(guān)PDF資料
PDF描述
208M710-19B08 ADPTR TINEL LOCK STR SHELL 11, B
TXR40AB00-2220AI ADPTR TINEL LOCK STR SHELL 23, H
TXR40AB00-2220BI ADPTR TINEL LOCK STR SHELL 23, H
204M016-19B12 ADPTR TINEL LOCK STR SHELL 16,17
533265-000 ADPTR TINEL LOCK STR SHELL 20
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
74HCT112DB 功能描述:觸發(fā)器 DUAL J-K NEG EDGE RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時(shí)間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74HCT112DB,112 功能描述:觸發(fā)器 DUAL J-K NEG EDGE RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時(shí)間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74HCT112DB,118 功能描述:觸發(fā)器 DUAL J-K NEG EDGE RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時(shí)間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74HCT112DB-T 功能描述:觸發(fā)器 DUAL J-K NEG EDGE RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時(shí)間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel
74HCT112N 功能描述:觸發(fā)器 DUAL J-K NEG EDGE RoHS:否 制造商:Texas Instruments 電路數(shù)量:2 邏輯系列:SN74 邏輯類型:D-Type Flip-Flop 極性:Inverting, Non-Inverting 輸入類型:CMOS 輸出類型: 傳播延遲時(shí)間:4.4 ns 高電平輸出電流:- 16 mA 低電平輸出電流:16 mA 電源電壓-最大:5.5 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:X2SON-8 封裝:Reel