參數(shù)資料
型號(hào): A42MX16-3VQ100B
廠商: Electronic Theatre Controls, Inc.
英文描述: 40MX and 42MX FPGA Families
中文描述: 40MX和42MX FPGA系列
文件頁(yè)數(shù): 96/120頁(yè)
文件大小: 854K
代理商: A42MX16-3VQ100B
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)當(dāng)前第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)
77
4958B–AUTO–11/10
Atmel ATA6285/ATA6286 [Preliminary]
Bits 2..0 - WDPS2..0: WatchDog Prescaler Select Bits 2 - 0
The WDPS2, WDPS1, and WDPS0 bits determine the Watchdog Timer prescaling clock output
(CLK
WD) when the Watchdog Timer is enabled. The different prescaling values and their corre-
sponding Timeout periods are shown in Table 3-31.
3.13.3.2
Timer0 Control Register – T0CR
Bits 7 to 5 – T0PBS2..0: Timer0 Prescaler B Select Bits 2 to 0
The T0PBS2, T0PBS1, and T0PBS0 bits determine the Timer0 prescaling clock output
(CLK
SEN) and additionally the mode of the motion sensor. The different prescaling values and
their corresponding time-out periods are shown in Table 3-32.
Table 3-31.
Watchdog Timer Prescaler Select Bit Description
WDPS2 WDPS1 WDPS0
Number of Oscillator
Cycles (SCL)
Total Numbers of WDT
Cycles
8
× SCL = WDT
Typical Time-out
at VCC = 3V/25°C
and
T
SCL = 1 / 90kHz
0
1K cycles
8
× 1K = 8K cycles
90 ms
0
1
2K cycles
8
× 2K = 16K cycles
180 ms
0
1
0
4K cycles
8
× 4K = 32K cycles
365 ms
0
1
8K cycles
8
× 8K = 64K cycles
730 ms
1
0
32K cycles
8
× 32K = 256K cycles
2.9s
1
0
1
64K cycles
8
× 64K = 512K cycles
5.8s
1
0
256K cycles
8
× 256K = 1024K cycles
23s
1
512K cycles
8
× 512K = 4096K cycles
47s
Bit
76
5432
10
T0PBS2 T0PBS1 T0PBS0
T0PR
T0IE
T0PAS2 T0PAS1 T0PAS0
T0CR
Read/Write
R/WR/W
Initial Value
00
0000
00
Table 3-32.
Timer0 Prescaler B Select Bit Description
T0PBS2 T0PBS1 T0PBS0
Motion Sensor
Mode
Number of Oscillator Cycles
(SCL)
Typical Time-out at
VCC = 3V/25°C and
TSCL ≈ 1 / 90kHz for
CLK
SEN
0
Disabled
None
Disabled
0
1
Running
32K cycles
0.365s
0
1
0
Running
64K cycles
0.730s
0
1
Running
128K cycles
1.46s
1
0
Running
256K cycles
2.9s
1
0
1
Running
512K cycles
5.8s
1
0
Running
32cycles (used for test)
Reserved (355s)
1
Disabled
Reserved
相關(guān)PDF資料
PDF描述
A42MX24-2PQ100B 40MX and 42MX FPGA Families
A42MX24-2PQ100ES 40MX and 42MX FPGA Families
A42MX24-2TQ100 40MX and 42MX FPGA Families
A42MX24-2TQ100A 40MX and 42MX FPGA Families
A42MX24-2TQ100B 40MX and 42MX FPGA Families
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
A42MX16-3VQ100ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:40MX and 42MX FPGA Families
A42MX16-3VQ100I 功能描述:IC FPGA MX SGL CHIP 24K 100-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:MX 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計(jì):- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
A42MX16-3VQ100M 制造商:未知廠家 制造商全稱:未知廠家 功能描述:40MX and 42MX FPGA Families
A42MX16-3VQG100 功能描述:IC FPGA MX SGL CHIP 24K 100-VQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:MX 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計(jì):- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
A42MX16-3VQG100I 功能描述:IC FPGA MX SGL CHIP 24K 100-VQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:MX 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計(jì):- 輸入/輸出數(shù):360 門數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)