• <del id="sywhj"><b id="sywhj"></b></del>

  • <del id="sywhj"><pre id="sywhj"></pre></del>
  • <th id="sywhj"><input id="sywhj"></input></th>
    收藏本站
    • 您好,
      買賣IC網(wǎng)歡迎您。
    • 請登錄
    • 免費注冊
    • 我的買賣
    • 新采購0
    • VIP會員服務(wù)
    • [北京]010-87982920
    • [深圳]0755-82701186
    • 網(wǎng)站導(dǎo)航
    發(fā)布緊急采購
    • IC現(xiàn)貨
    • IC急購
    • 電子元器件
    VIP會員服務(wù)
    • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄298744 > A42MX36-3PQ100B (Electronic Theatre Controls, Inc.) 40MX and 42MX FPGA Families PDF資料下載
    參數(shù)資料
    型號: A42MX36-3PQ100B
    廠商: Electronic Theatre Controls, Inc.
    英文描述: 40MX and 42MX FPGA Families
    中文描述: 40MX和42MX FPGA系列
    文件頁數(shù): 10/64頁
    文件大小: 854K
    代理商: A42MX36-3PQ100B
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁當前第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁
    40MX and 42MX FPGA Families
    1- 12
    v6.0
    JTAG Mode Activation
    The JTAG test logic circuit is activated in the Designer
    software by selecting Tools -> Device Selection. This
    brings up the Device Selection dialog box as shown in
    Figure 1-15. The JTAG test logic circuit can be enabled by
    clicking the "Reserve JTAG Pins" check box. Table 5
    explains the pins' behavior in either mode.
    TRST Pin and TAP Controller Reset
    An active reset (TRST) pin is not supported; however, MX
    devices contain power-on circuitry that resets the
    boundary scan circuitry upon power-up. Also, the TMS
    pin is equipped with an internal pull-up resistor. This
    allows the TAP controller to remain in or return to the
    Test-Logic-Reset state when there is no input or when a
    logical 1 is on the TMS pin. To reset the controller, TMS
    must be HIGH for at least five TCK cycles.
    Boundary Scan Description Language
    (BSDL) File
    Conforming to the IEEE Standard 1149.1 requires that
    the operation of the various JTAG components be
    documented. The BSDL file provides the standard format
    to describe the JTAG components that can be used by
    automatic test equipment software. The file includes the
    instructions that are supported, instruction bit pattern,
    and the boundary-scan chain order. For an in-depth
    discussion on BSDL files, please refer to Actel BSDL Files
    Format Description application note.
    Actel BSDL files are grouped into two categories -
    generic and device-specific. The generic files assign all
    user I/Os as inouts. Device-specific files assign user I/Os as
    inputs, outputs or inouts.
    Generic files for MX devices are available on Actel's website
    at http://www.actel.com/techdocs/models/bsdl.html.
    Figure 1-15 Device Selection Wizard
    Table 5
    Boundary Scan Pin Configuration and Functionality
    Reserve JTAG
    Checked
    Unchecked
    TCK
    BST input; must be terminated to logical HIGH or LOW to avoid floating
    User I/O
    TDI, TMS
    BST input; may float or be tied to HIGH
    User I/O
    TDO
    BST output; may float or be connected to TDI of another device
    User I/O
    相關(guān)PDF資料
    PDF描述
    A42MX36-3BG100 40MX and 42MX FPGA Families
    A42MX36-3PL100 40MX and 42MX FPGA Families
    A42MX36-3PL100A 40MX and 42MX FPGA Families
    A42MX36-3PQ100A 40MX and 42MX FPGA Families
    A42MX36-3VQ100 40MX and 42MX FPGA Families
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    A42MX36-3PQ208 功能描述:IC FPGA MX SGL CHIP 54K 208-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:MX 標準包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計:129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
    A42MX36-3PQ208I 功能描述:IC FPGA MX SGL CHIP 54K 208-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:MX 標準包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計:129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
    A42MX36-3PQ240 功能描述:IC FPGA MX SGL CHIP 54K 240-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:MX 標準包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計:129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
    A42MX36-3PQ240I 功能描述:IC FPGA MX SGL CHIP 54K 240-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:MX 標準包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計:129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
    A42MX36-3PQG208 功能描述:IC FPGA MX SGL CHIP 54K 208-PQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:MX 標準包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計:129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
    發(fā)布緊急采購,3分鐘左右您將得到回復(fù)。

    采購需求

    (若只采購一條型號,填寫一行即可)

    發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

    發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

    *型號 *數(shù)量 廠商 批號 封裝
    添加更多采購

    我的聯(lián)系方式

    *
    *
    *
    • VIP會員服務(wù) |
    • 廣告服務(wù) |
    • 付款方式 |
    • 聯(lián)系我們 |
    • 招聘銷售 |
    • 免責條款 |
    • 網(wǎng)站地圖

    感谢您访问我们的网站,您可能还对以下资源感兴趣:

    两性色午夜免费视频
    <delect id="uuywz"><tbody id="uuywz"></tbody></delect>

    <thead id="uuywz"></thead>