Table 2-5 3.3 V LVTTL and 5 V TTL Electrical Specifications Symbol Parameter Commercial " />
參數(shù)資料
型號: A54SX16A-TQG144A
廠商: Microsemi SoC
文件頁數(shù): 24/108頁
文件大?。?/td> 0K
描述: IC FPGA SX 24K GATES 144-TQFP
標準包裝: 60
系列: SX-A
LAB/CLB數(shù): 1452
輸入/輸出數(shù): 113
門數(shù): 24000
電源電壓: 2.25 V ~ 5.25 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 125°C
封裝/外殼: 144-LQFP
供應商設備封裝: 144-TQFP(20x20)
SX-A Family FPGAs
2- 2
v5.3
Electrical Specifications
Table 2-5 3.3 V LVTTL and 5 V TTL Electrical Specifications
Symbol
Parameter
Commercial
Industrial
Min.
Max.
Min.
Max.
Units
VOH
VCCI = Minimum
VI = VIH or VIL
(IOH = –1 mA)
0.9 VCCI
V
VCCI = Minimum
VI = VIH or VIL
(IOH = –8 mA)
2.4
V
VOL
VCCI = Minimum
VI = VIH or VIL
(IOL= 1 mA)
0.4
V
VCCI = Minimum
VI = VIH or VIL
(IOL= 12 mA)
0.4
V
VIL
Input Low Voltage
0.8
V
VIH
Input High Voltage
2.0
5.75
2.0
5.75
V
IIL/IIH
Input Leakage Current, VIN = VCCI or GND
–10
10
–10
10
A
IOZ
Tristate Output Leakage Current
–10
10
–10
10
A
tR, tF
Input Transition Time tR, tF
10
ns
CIO
I/O Capacitance
10
pF
ICC
Standby Current
10
20
mA
IV Curve* Can be derived from the IBIS model on the web.
Note: *The IBIS model can be found at http://www.actel.com/download/ibis/default.aspx.
Table 2-6 2.5 V LVCMOS2 Electrical Specifications
Symbol
Parameter
Commercial
Industrial
Min.
Max.
Min.
Max.
Units
VOH
VDD = MIN,
VI = VIH or VIL
(IOH = –100 μA)
2.1
V
VDD = MIN,
VI = VIH or VIL
(IOH = –1 mA)
2.0
V
VDD = MIN,
VI = VIH or VIL
(IOH =–-2 mA)
1.7
V
VOL
VDD = MIN,
VI = VIH or VIL
(IOL= 100 μA)
0.2
V
VDD = MIN,
VI = VIH or VIL
(IOL= 1 mA)
0.4
V
VDD = MIN,
VI = VIH or VIL
(IOL= 2 mA)
0.7
V
VIL
Input Low Voltage, VOUT ≤ VVOL(max)
-0.3
0.7
-0.3
0.7
V
VIH
Input High Voltage, VOUT ≥ VVOH(min)
1.75.751.7
5.75
V
IIL/IIH
Input Leakage Current, VIN = VCCI or GND
–10
10
–10
10
A
IOZ
Tristate Output Leakage Current, VOUT = VCCI or GND
–10
10
–10
10
A
tR, tF
Input Transition Time tR, tF
10
ns
CIO
I/O Capacitance
10
pF
ICC
Standby Current
10
20
mA
IV Curve* Can be derived from the IBIS model on the web.
Note: *The IBIS model can be found at http://www.actel.com/download/ibis/default.aspx.
相關PDF資料
PDF描述
AYM31DTAN-S189 CONN EDGECARD 62POS R/A .156 SLD
ASM31DTAN-S189 CONN EDGECARD 62POS R/A .156 SLD
AGM31DTAN-S189 CONN EDGECARD 62POS R/A .156 SLD
A54SX16A-TQ144A IC FPGA SX 24K GATES 144-TQFP
AFS090-1FG256 IC FPGA 2MB FLASH 90K 256FBGA
相關代理商/技術參數(shù)
參數(shù)描述
A54SX16A-TQG144I 功能描述:IC FPGA SX 24K GATES 144-TQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX-A 標準包裝:90 系列:ProASIC3 LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計:36864 輸入/輸出數(shù):157 門數(shù):250000 電源電壓:1.425 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 125°C 封裝/外殼:256-LBGA 供應商設備封裝:256-FPBGA(17x17)
A54SX16A-TQG144M 制造商:Microsemi Corporation 功能描述:FPGA SX-A Family 16K Gates 924 Cells 227MHz 0.25um Technology 2.5V 144-Pin TQFP 制造商:Microsemi Corporation 功能描述:FPGA SX-A 16K GATES 924 CELLS 227MHZ 0.25UM/0.22UM 2.5V 144T - Trays
A54SX16-CQ208 功能描述:IC FPGA SX 24K GATES 208-CQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX 標準包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計:129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應商設備封裝:352-CQFP(75x75)
A54SX16-CQ208B 功能描述:IC FPGA SX 24K GATES 208-CQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX 標準包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計:129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應商設備封裝:352-CQFP(75x75)
A54SX16-CQ208M 功能描述:IC FPGA SX 24K GATES 208-CQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:SX 標準包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計:129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應商設備封裝:352-CQFP(75x75)