參數(shù)資料
型號(hào): A54SX32-BG329
英文描述: Field Programmable Gate Array (FPGA)
中文描述: 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)
文件頁(yè)數(shù): 15/36頁(yè)
文件大小: 833K
代理商: A54SX32-BG329
v2.0
15
54SX Family FPGAs RadTolerant and HiRel
Temperature and Voltage Derating Factors
(Normalized to Worst-Case Commercial, T
J
= 70
°
C, V
CCA
= 3.0V)
54SX Timing Model*
Hard-Wired Clock
External Set-Up = t
INY
+ t
IRD1
+ t
SUD
t
HCKH
= 2.2 + 0.7 + 0.8
1.7 = 2.0 ns
Clock-to-Out (Pin-to-Pin)
= t
HCKH
+ t
RCO
+ t
RD1
+ t
DHL
= 1.7 + 0.6 + 0.7 + 2.8 = 5.8 ns
Routed Clock
External Set-Up = t
INY
+ t
IRD1
+ t
SUD
t
RCKH
= 2.2 + 0.7 + 0.8
2.4 = 1.3 ns
Clock-to-Out (Pin-to-Pin)
= t
RCKH
+ t
RCO
+ t
RD1
+ t
DHL
= 2.4 + 0.6 + 0.7 + 2.8 = 6.5 ns
V
CCA
Junction Temperature (T
J
)
40
0
25
70
85
125
3.0
0.78
0.87
0.89
1.00
1.04
1.16
3.3
0.73
0.82
0.83
0.93
0.97
1.08
3.6
0.69
0.77
0.78
0.87
0.92
1.02
*Values shown for A54SX16-1 at worst-case commercial conditions.
Output Delays
Internal Delays
Input Delays
Hard-Wired
Clock
I/O Module
F
HMAX
= 240 MHz
t
INY
= 2.2 ns
t
IRD2
= 1.2 ns
Combinatorial
Cell
t
PD
=0.9 ns
Register
Cell
I/O Module
t
RD1
= 0.7 ns
t
RD4
= 2.2 ns
t
RD8
= 4.3 ns
t
DHL
= 2.8 ns
I/O Module
Routed
Clock
F
MAX
= 175 MHz
D
Q
D
Q
t
DHL
= 2.8 ns
t
ENZH
= 2.8 ns
t
RD1
= 0.7 ns
t
RCO
= 0.6 ns
t
SUD
= 0.8 ns
HD
= 0.0 ns
Predicted
Routing
Delays
t
RCKH
= 2.8 ns (100% Load)
t
RD1
= 0.7 ns
Register
Cell
t
RCO
= 0.6 ns
t
HCKH
= 1.3 ns
相關(guān)PDF資料
PDF描述
A54SX32-BG329I Field Programmable Gate Array (FPGA)
A54SX32-BG329M Field Programmable Gate Array (FPGA)
A54SX32-CQ208 Field Programmable Gate Array (FPGA)
A54SX08-2TQ176I Field Programmable Gate Array (FPGA)
A54SX08-2VQ100 Field Programmable Gate Array (FPGA)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
A54SX32-BG329I 功能描述:IC FPGA SX 48K GATES 329-BGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:SX 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準(zhǔn)包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計(jì):6635520 輸入/輸出數(shù):270 門(mén)數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類(lèi)型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
A54SX32-BGG329 功能描述:IC FPGA SX 48K GATES 329-BGA RoHS:是 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:SX 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準(zhǔn)包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計(jì):6635520 輸入/輸出數(shù):270 門(mén)數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類(lèi)型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
A54SX32-BGG329I 功能描述:IC FPGA SX 48K GATES 329-BGA RoHS:是 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:SX 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準(zhǔn)包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計(jì):6635520 輸入/輸出數(shù):270 門(mén)數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類(lèi)型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
A54SX32-CQ208 功能描述:IC FPGA SX 48K GATES 208-CQFP RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:SX 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門(mén)數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類(lèi)型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
A54SX32-CQ208B 功能描述:IC FPGA SX 48K GATES 208-CQFP RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:SX 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門(mén)數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類(lèi)型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)