參數(shù)資料
型號: AD9778ABSVZ
廠商: Analog Devices Inc
文件頁數(shù): 54/56頁
文件大?。?/td> 0K
描述: DAC 14BIT 1.0GSPS 100-TQFP
產(chǎn)品培訓(xùn)模塊: DAC Architectures
標(biāo)準(zhǔn)包裝: 1
位數(shù): 14
數(shù)據(jù)接口: 并聯(lián)
轉(zhuǎn)換器數(shù)目: 2
電壓電源: 模擬和數(shù)字
功率耗散(最大): 300mW
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 100-TQFP 裸露焊盤
供應(yīng)商設(shè)備封裝: 100-TQFP-EP(14x14)
包裝: 托盤
輸出數(shù)目和類型: 4 電流,單極;4 電流,雙極
采樣率(每秒): 1G
產(chǎn)品目錄頁面: 785 (CN2011-ZH PDF)
AD9776A/AD9778A/AD9779A
Rev. B | Page 7 of 56
DIGITAL INPUT DATA TIMING SPECIFICATIONS
All modes, 40°C to +85°C.
Table 3.
Parameter
Conditions
Min
Typ
Max
Unit
INPUT DATA1
Setup Time
Input data to DATACLK
3.0
ns
Hold Time
Input data to DATACLK
0.05
ns
Setup Time
Input data to REFCLK
0.80
ns
Hold Time
Input data to REFCLK
3.80
ns
LATENCY
1× Interpolation
With or without modulation
25
DACCLK cycles
2× Interpolation
With or without modulation
70
DACCLK cycles
4× Interpolation
With or without modulation
146
DACCLK cycles
8× Interpolation
With or without modulation
297
DACCLK cycles
Inverse Sync
18
DACCLK cycles
3-WIRE INTERFACE
Maximum Clock Rate (SCLK)
40
MHz
Minimum Pulse Width High, tPWH
12.5
ns
Minimum Pulse Width Low, tPWL
12.5
ns
Setup Time, tDS
SDIO to SCLK
2.8
ns
Hold Time, tDH
SDIO to SCLK
0.0
ns
Setup Time, tDS
CSB to SCLK
2.8
ns
Data Valid, tDV
SDO to SCLK
2.0
ns
POWER-UP TIME2
260
ms
RESET
Minimum Pulse Width, High
2
DACCLK cycles
1 Specified values are with PLL disabled. Timing vs. temperature and data valid keep out windows (that is, the minimum amount of time valid data must be presented to
the device to ensure proper sampling) are delineated in Table 28.
2 Measured from CSB rising edge when Register 0x00, Bit 4, is written from 1 to 0 with the VREF decoupling capacitor equal to 0.1 μF.
相關(guān)PDF資料
PDF描述
VE-22V-MY-F1 CONVERTER MOD DC/DC 5.8V 50W
AD660BRZ IC DAC 16BIT MONO W/VREF 24-SOIC
VI-2W2-MW-F1 CONVERTER MOD DC/DC 15V 100W
MS3454L28-9P CONN RCPT 12POS JAM NUT W/PINS
VI-2W1-MW-F4 CONVERTER MOD DC/DC 12V 100W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AD9778ABSVZRL 功能描述:DAC 14BIT 1.0GSPS 100-TQFP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:- 產(chǎn)品培訓(xùn)模塊:Data Converter Fundamentals DAC Architectures 標(biāo)準(zhǔn)包裝:750 系列:- 設(shè)置時(shí)間:7µs 位數(shù):16 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:1 電壓電源:雙 ± 功率耗散(最大):100mW 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-LCC(J 形引線) 供應(yīng)商設(shè)備封裝:28-PLCC(11.51x11.51) 包裝:帶卷 (TR) 輸出數(shù)目和類型:1 電壓,單極;1 電壓,雙極 采樣率(每秒):143k
AD9778A-DPG2-EBZ 功能描述:BOARD EVALUATION FOR AD9778A RoHS:是 類別:編程器,開發(fā)系統(tǒng) >> 評估板 - 數(shù)模轉(zhuǎn)換器 (DAC) 系列:* 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:1 系列:- DAC 的數(shù)量:4 位數(shù):12 采樣率(每秒):- 數(shù)據(jù)接口:串行,SPI? 設(shè)置時(shí)間:3µs DAC 型:電流/電壓 工作溫度:-40°C ~ 85°C 已供物品:板 已用 IC / 零件:MAX5581
AD9778A-EBZ 制造商:Analog Devices 功能描述:Dual 12 /14 /16 Bit, 1 GSPS, Digital To Analog Converters Development Kit 制造商:Analog Devices 功能描述:DUAL 14B, 1.0 GSPS TXDAC - Bulk
AD9778BSVZ 功能描述:IC DAC 14BIT DUAL 1GSPS 100TQFP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:- 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:1,000 系列:- 設(shè)置時(shí)間:1µs 位數(shù):8 數(shù)據(jù)接口:串行 轉(zhuǎn)換器數(shù)目:8 電壓電源:雙 ± 功率耗散(最大):941mW 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:24-SOIC(0.295",7.50mm 寬) 供應(yīng)商設(shè)備封裝:24-SOIC W 包裝:帶卷 (TR) 輸出數(shù)目和類型:8 電壓,單極 采樣率(每秒):*
AD9778BSVZ1 制造商:AD 制造商全稱:Analog Devices 功能描述:Dual 12-/14-/16-Bit, 1 GSPS, Digital-to-Analog Converters