ProASICPLUS Flash Family FPGAs 2- 68 v5.9 Asynchronous FIFO Write Note: The p" />

    參數(shù)資料
    型號: APA450-PQ208
    廠商: Microsemi SoC
    文件頁數(shù): 155/178頁
    文件大小: 0K
    描述: IC FPGA PROASIC+ 450K 208-PQFP
    標(biāo)準(zhǔn)包裝: 24
    系列: ProASICPLUS
    RAM 位總計: 110592
    輸入/輸出數(shù): 158
    門數(shù): 450000
    電源電壓: 2.3 V ~ 2.7 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 70°C
    封裝/外殼: 208-BFQFP
    供應(yīng)商設(shè)備封裝: 208-PQFP(28x28)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁當(dāng)前第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁
    ProASICPLUS Flash Family FPGAs
    2- 68
    v5.9
    Asynchronous FIFO Write
    Note: The plot shows the normal operation status.
    Figure 2-41 Asynchronous FIFO Write
    Table 2-64 TJ = 0°C to 110°C; VDD = 2.3 V to 2.7 V for Commercial/Industrial
    TJ = –55°C to 150°C, VDD = 2.3 V to 2.7 V for Military/MIL-STD-883
    Symbol txxx
    Description
    Min.
    Max.
    Units
    Notes
    DWRH
    DI hold from WB
    1.5
    ns
    DWRS
    DI setup to WB
    0.5
    ns
    PARGEN is inactive
    DWRS
    DI setup to WB
    2.5
    ns
    PARGEN is active
    EWRH, FWRH,
    THWRH
    Old EMPTY, FULL, EQTH, & GETH valid hold
    time after WB
    0.5
    ns
    Empty/full/thresh are invalid from the end
    of hold until the new access is complete
    EWRA
    EMPTY
    ↓ access from WB ↑
    3.01
    ns
    FWRA
    New FULL access from WB
    3.01
    ns
    THWRA
    EQTH or GETH access from WB
    4.5
    ns
    WPDA
    WPE access from DI
    3.0
    ns
    WPE is invalid while PARGEN is active
    WPDH
    WPE hold from DI
    1.0
    ns
    WRCYC
    Cycle time
    7.5
    ns
    WRRDS
    RB
    ↑, clearing FULL, setup to
    WB
    3.02
    ns
    Enabling the write operation
    1.0
    Inhibiting the write operation
    WRH
    WB high phase
    3.0
    ns
    Inactive
    WRL
    WB low phase
    3.0
    ns
    Active
    Notes:
    1. At fast cycles, EWRA, FWRA = MAX (7.5 ns – WRL), 3.0 ns.
    2. At fast cycles, WRRDS (for enabling write) = MAX (7.5 ns – RDL), 3.0 ns.
    3. After FIFO reset, WRB needs an initial falling edge prior to any write actions.
    WPE
    WDATA
    (Full inhibits write)
    WB = (WRB + WBLKB)
    EMPTY
    EQTH, GETH
    FULL
    Cycle Start
    RB
    tWRRDS
    tDWRH
    tWPDH
    tWPDA
    tDWRS
    tEWRH, tFWRH
    tEWRA, tFWRA
    tTHWRH
    tTHWRA
    tWRH
    tWRL
    tWRCYC
    相關(guān)PDF資料
    PDF描述
    APA450-PQG208 IC FPGA PROASIC+ 450K 208-PQFP
    EP4CGX30CF23I7 IC CYCLONE IV GX FPGA 30K 484FBG
    AMM22DTAN-S189 CONN EDGECARD 44POS R/A .156 SLD
    AMM22DTAH-S189 CONN EDGECARD 44POS R/A .156 SLD
    EP4CGX30CF23C6 IC CYCLONE IV GX FPGA 30K 484FBG
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    APA450-PQ208A 功能描述:IC FPGA PROASIC+ 450K 208-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ProASICPLUS 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準(zhǔn)包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計:6635520 輸入/輸出數(shù):270 門數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
    APA450-PQ208I 功能描述:IC FPGA PROASIC+ 450K 208-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ProASICPLUS 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準(zhǔn)包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計:6635520 輸入/輸出數(shù):270 門數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
    APA450-PQ896A 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Automotive-Grade ProASIC Flash Family FPGAs
    APA450-PQB 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC Flash Family FPGAs
    APA450-PQES 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC Flash Family FPGAs