<pre id="wi2sy"></pre>
  • <ins id="wi2sy"><label id="wi2sy"></label></ins>
    參數(shù)資料
    型號(hào): AX250-2FGG484I
    元件分類: FPGA
    英文描述: FPGA, 2816 CLBS, 154000 GATES, 870 MHz, PBGA484
    封裝: 1 MM PITCH, FBGA-484
    文件頁數(shù): 213/230頁
    文件大小: 6485K
    代理商: AX250-2FGG484I
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁當(dāng)前第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁
    Axcelerator Family FPGAs
    v2.8
    2-69
    Sample Implementations
    Frequency Synthesis
    Figure 2-53 illustrates an example where the PLL is used
    to multiply a 155.5 MHz external clock up to 622 MHz.
    Note that the same PLL schematic could use an external
    350 MHz clock, which is divided down to 155 MHz by the
    FPGA internal logic.
    Figure 2-54 illustrates the PLL using both dividers to
    synthesize a 133 MHz output clock from a 155 MHz input
    reference clock. The input frequency of 155 MHz is
    multiplied by 6 and divided by 7, giving a CLK1 output
    frequency of 132.86 MHz. When dividers are used, a
    given ratio can be generated in multiple ways, allowing
    the user to stay within the operating frequency ranges of
    the PLL.
    Figure 2-53 Using the PLL 155.5 MHz In, 622 MHz Out
    Figure 2-54 Using the PLL 155 MHz In, 133 MHz Out
    Delay Line
    PLL
    Delay Line
    RefCLK
    FB
    /i
    6
    /j
    6
    CLK1
    PowerDown
    Lock
    CLK2
    FBMuxSel
    5
    DividerI
    DelayLine
    DividerJ
    LowFreq
    3
    Osc
    ÷4
    155.5 MHz
    622 MHz
    /i Delay
    Match
    /j Delay
    Match
    5
    Delay Line
    PLL
    Delay Line
    RefCLK
    FB
    /i
    6
    /j
    6
    CLK1
    PowerDown
    Lock
    CLK2
    FBMuxSel
    DividerI
    DelayLine
    DividerJ
    LowFreq
    3
    Osc
    ÷6
    155 MHz
    132.8 MHz
    155 MHz
    930 MHz
    /7
    Yes
    /i Delay
    Match
    /j Delay
    Match
    相關(guān)PDF資料
    PDF描述
    AX250-2PQG208 FPGA, 2816 CLBS, 154000 GATES, 870 MHz, PQFP208
    AX250-2PQG208I FPGA, 2816 CLBS, 154000 GATES, 870 MHz, PQFP208
    AX250-FGG256 FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PBGA256
    AX250-FGG256I FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PBGA256
    AX250-FGG256M FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PBGA256
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    AX250-2FGG896 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
    AX250-2FGG896B 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
    AX250-2FGG896I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
    AX250-2FGG896M 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
    AX250-2FGG896PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs