參數(shù)資料
    型號: C8051F330-GMR
    廠商: Silicon Laboratories Inc
    文件頁數(shù): 162/210頁
    文件大?。?/td> 0K
    描述: IC 8051 MCU 8K FLASH 20MLP
    產(chǎn)品培訓(xùn)模塊: Serial Communication Overview
    標(biāo)準(zhǔn)包裝: 1,500
    系列: C8051F33x
    核心處理器: 8051
    芯體尺寸: 8-位
    速度: 25MHz
    連通性: SMBus(2 線/I²C),SPI,UART/USART
    外圍設(shè)備: POR,PWM,溫度傳感器,WDT
    輸入/輸出數(shù): 17
    程序存儲器容量: 8KB(8K x 8)
    程序存儲器類型: 閃存
    RAM 容量: 768 x 8
    電壓 - 電源 (Vcc/Vdd): 2.7 V ~ 3.6 V
    數(shù)據(jù)轉(zhuǎn)換器: A/D 16x10b; D/A 1x10b
    振蕩器型: 內(nèi)部
    工作溫度: -40°C ~ 85°C
    封裝/外殼: 20-VFQFN 裸露焊盤
    包裝: 帶卷 (TR)
    配用: 336-1541-ND - KIT TOOL EVAL SYS IN A USB STICK
    336-1451-ND - ADAPTER PROGRAM TOOLSTICK F330
    336-1346-ND - DAUGHTER CARD TOOLSTICK F330
    336-1264-ND - DEV KIT FOR C8051F330/F331
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁當(dāng)前第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁
    C8051F330/1/2/3/4/5
    58
    Rev. 1.7
    6.1.2. Update Output Based on Timer Overflow
    Similar to the ADC operation, in which an ADC conversion can be initiated by a timer overflow indepen-
    dently of the processor, the IDAC outputs can use a Timer overflow to schedule an output update event.
    This feature is useful in systems where the IDAC is used to generate a waveform of a defined sampling
    rate by eliminating the effects of variable interrupt latency and instruction execution on the timing of the
    IDAC output. When the IDA0CM bits (IDA0CN.[6:4]) are set to ‘000’, ‘001’, ‘010’ or ‘011’, writes to both
    IDAC data registers (IDA0L and IDA0H) are held until an associated Timer overflow event (Timer 0,
    Timer 1, Timer 2 or Timer 3, respectively) occurs, at which time the IDA0H:IDA0L contents are copied to
    the IDAC input latches, allowing the IDAC output to change to the new value.
    6.1.3. Update Output Based on CNVSTR Edge
    The IDAC output can also be configured to update on a rising edge, falling edge, or both edges of the
    external CNVSTR signal. When the IDA0CM bits (IDA0CN.[6:4]) are set to ‘100’, ‘101’, or ‘110’, writes to
    both IDAC data registers (IDA0L and IDA0H) are held until an edge occurs on the CNVSTR input pin. The
    particular setting of the IDA0CM bits determines whether IDAC outputs are updated on rising, falling, or
    both edges of CNVSTR. When a corresponding edge occurs, the IDA0H:IDA0L contents are copied to the
    IDAC input latches, allowing the IDAC output to change to the new value.
    6.2.
    IDAC Output Mapping
    The IDAC data registers (IDA0H and IDA0L) are left-justified, meaning that the eight MSBs of the IDAC
    output word are mapped to bits 7–0 of the IDA0H register, and the two LSBs of the IDAC output word are
    mapped to bits 7 and 6 of the IDA0L register. The data word mapping for the IDAC is shown in Figure 6.2.
    Figure 6.2. IDA0 Data Word Mapping
    The full-scale output current of the IDAC is selected using the IDA0OMD bits (IDA0CN[1:0]). By default,
    the IDAC is set to a full-scale output current of 2 mA. The IDA0OMD bits can also be configured to provide
    full-scale output currents of 1 mA or 0.5 mA, as shown in SFR Definition 6.1.
    IDA0H
    IDA0L
    D9
    D8
    D7
    D6
    D5
    D4
    D3
    D2
    D1
    D0
    Input Data Word
    (D9–D0)
    Output Current
    IDA0OMD[1:0] = ‘1x’
    Output Current
    IDA0OMD[1:0] = ‘01’
    Output Current
    IDA0OMD[1:0] = ‘00’
    0x000
    0 mA
    0x001
    1/1024 x 2 mA
    1/1024 x 1 mA
    1/1024 x 0.5 mA
    0x200
    512/1024 x 2 mA
    512/1024 x 1 mA
    512/1024 x 0.5 mA
    0x3FF
    1023/1024 x 2 mA
    1023/1024 x 1 mA
    1023/1024 x 0.5 mA
    相關(guān)PDF資料
    PDF描述
    MAX4625EUT-T IC SWITCH SPDT SOT23-6
    C8051F565-IM IC 8051 MCU 16K FLASH 32-QFN
    C8051F545-IM IC 8051 MCU 8K FLASH 32-QFN
    P89LPC9351FA,529 IC 80C51 MCU FLASH 8K 28-PLCC
    MAX4628EUT+T IC SWITCH SPST SOT23-6
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    C8051F330-GP 功能描述:8位微控制器 -MCU 8kB 10ADC RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    C8051F330-GPR 制造商:Silicon Laboratories Inc 功能描述:
    C8051F330P 功能描述:8位微控制器 -MCU 10 ADC 24PIN RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    C8051F330R 功能描述:8位微控制器 -MCU 10 ADC 20 Pin RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    C8051F330-TB 功能描述:插座和適配器 for C8051F330 RoHS:否 制造商:Silicon Labs 產(chǎn)品:Adapter 用于:EM35x