參數(shù)資料
型號(hào): CY39200V484-167BBC
廠商: CYPRESS SEMICONDUCTOR CORP
元件分類: PLD
英文描述: LOADABLE PLD, 8.5 ns, PBGA484
封裝: 23 X 23 MM, 1.60 MM HEIGHT, 1 MM PITCH, TFBGA-484
文件頁(yè)數(shù): 18/57頁(yè)
文件大?。?/td> 1166K
代理商: CY39200V484-167BBC
PRELIMINARY
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. **
Page 25 of 57
Input & Output Standard Timing Delay Adjustments
All the timing specifications in this data sheet are specified based on 3.3V PCI compliant inputs and outputs (fast slew rates).[14]
Apply following adjustments if the inputs and outputs are configured to operate at other standards.
Input/Output
Standard
Output Delay Adjustments
Input Delay Adjustments
tIOD
tEA
tER
tIOIN
tCKIN
tIOREGPIN
LVTTL – 2 mA
2.6
0
LVTTL – 4 mA
2.0
0
LVTTL – 6 mA
2.0
0
LVTTL – 8 mA
1.2
0
LVTTL – 12 mA
1.0
0
LVTTL – 16 mA
0.5
0
LVTTL – 24 mA
0.2
0
LVCMOS
0.2
0
000
LVCMOS3
0.3
0.05
0
0.1
0.2
LVCMOS2
0.5
0.1
0
0.2
0.4
LVCMOS18
2.1
0.7
0.1
0.5
0.4
0.3
3.3V PCI
0
000
GTL+
0.6[15]
0.9[15]
0.5
0.4
0.2
SSTL3 I
–0.3
0.3
0.1
0.5
0.3
SSTL3 II
–0.4
0.2
0
0.5
0.3
SSTL2 I
–0.1
0.4
0
0.9
0.5
0.6
SSTL2 II
–0.2
0.2
0
0.9
0.5
0.6
HSTL I
0.6
0.9
0.5
0.3
HSTL II
0.4
0.8
0.5
0.3
HSTL III
0.6
0.5
0.1
0.5
0.3
HSTL IV
0.7
0.6
0
0.5
0.3
Notes:
14. For “slow slew rate” output delay adjustments, refer to Warp software’s static timing analyzer results.
15. These delays are based on falling edge output. The rising edge delay depends on the size of pull up resistor and termination voltage.
相關(guān)PDF資料
PDF描述
CY39200V676-167MBC LOADABLE PLD, 8.5 ns, PBGA676
CY39200Z208-167NC LOADABLE PLD, 8.5 ns, PQFP208
CY39200Z388-167MGC LOADABLE PLD, 8.5 ns, PBGA388
CY39200Z484-167BBC LOADABLE PLD, 8.5 ns, PBGA484
CY39200Z676-167MBC LOADABLE PLD, 8.5 ns, PBGA676
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
CY39200V484-181BBC 制造商:Cypress Semiconductor 功能描述:
CY39200V484-181BBXC 功能描述:CPLD - 復(fù)雜可編程邏輯器件 Delta39K 200K 181MHz COM RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
CY39200V484-83BBXC 功能描述:CPLD - 復(fù)雜可編程邏輯器件 Delta39K 200K 83MHz COM RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
CY39200V484-83BBXI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 Delta39K 200K 83MHz IND RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
CY39200V676-125MBXC 功能描述:CPLD - 復(fù)雜可編程邏輯器件 Delta39K 200K 125MHz COM RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100