用于嵌入式計算機(jī)性能評測技術(shù)及其方法研究
基于多任務(wù)系統(tǒng)設(shè)計思想的數(shù)控穩(wěn)壓源設(shè)計
嵌入式根文件系統(tǒng)的移植和制作詳解
一種POL終端匹配電源的熱模擬研究
應(yīng)用嵌入式芯片構(gòu)建網(wǎng)絡(luò)安全設(shè)備的設(shè)計方案
面向嵌入式視頻處理平臺的Linux移植
基于USB接口設(shè)備的固件程序設(shè)計
FPGA單芯片四核二乘二取二的安全系統(tǒng)
嵌入式Linux網(wǎng)絡(luò)驅(qū)動程序的開發(fā)及實(shí)現(xiàn)原理
基于SoPC的神經(jīng)網(wǎng)絡(luò)速度控制器的實(shí)現(xiàn)
固定偏壓量測電流應(yīng)用設(shè)計方案
FPGA中SPI復(fù)用配置的編程方法
μC/OS-II軟件定時器的分析與測試
μC/OS-II操作系統(tǒng)在各種處理器上的移植
嵌入式處理器Nios II與液晶顯示模塊的接口及應(yīng)用
基于通信用高頻開關(guān)型整流器監(jiān)控系統(tǒng)的實(shí)現(xiàn)方案
Renesas推出三重內(nèi)容可尋址存儲器
基于SPI方式DSP外部E2PROM接口設(shè)計
ucos-ii應(yīng)用在嵌入式智能視覺監(jiān)控系統(tǒng)中的應(yīng)用
DSP嵌入式說話人識別系統(tǒng)的設(shè)計與實(shí)現(xiàn)
短波通信中一種時延設(shè)計方法與DSP實(shí)現(xiàn)
快速小波變換的定點(diǎn)DSP實(shí)現(xiàn)
用DSP實(shí)現(xiàn)抖動(Jitter)測量的方法
基于DSP的物體重量實(shí)時動態(tài)監(jiān)測的研究
多通道實(shí)時CAN總線模擬器設(shè)計
基于FPGA的數(shù)據(jù)采集控制模塊設(shè)計
基于改進(jìn)型二步索引算法OSD電路的FPGA實(shí)現(xiàn)
基于eCos操作系統(tǒng)的FLASH驅(qū)動程序分析與移植
基于FPGA的級聯(lián)結(jié)構(gòu)FFT處理器的優(yōu)化設(shè)計
具有64位數(shù)據(jù)檢糾錯功能的FPGA模塊設(shè)計
基于CPLD的超聲相控陣相控發(fā)射與同步系統(tǒng)的實(shí)現(xiàn)
CPLD通用寫入器設(shè)計與開發(fā)
新型微控制器在防竊電及計量電表中的應(yīng)用
一種多處理器并行計算機(jī)系統(tǒng)的設(shè)計
用并行口進(jìn)行數(shù)據(jù)采集與控制
Netlist推出提高服務(wù)器使用的DDR3模塊
應(yīng)用于晶體管圖示儀的CPLD控制器設(shè)計
基于ARM的空間光通信APT控制系統(tǒng)設(shè)計
異步FIFO和PLL在高速雷達(dá)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
時鐘分配芯片在調(diào)整并行數(shù)據(jù)采集中的作用
基于FPGA的空間存儲器糾錯系統(tǒng)的設(shè)計研究
基于μC/OS-II嵌入式系統(tǒng)的EPA通信協(xié)議的實(shí)現(xiàn)方案
嵌入式DSP上實(shí)現(xiàn)FlexRay總線的方法
DSP/ARM雙核系統(tǒng)的通信接口設(shè)計
基于USB的樁基靜載荷無線測控系統(tǒng)設(shè)計
一種新穎的反饋電刺激裝置研制與應(yīng)用
基于USB和OLED的分布式多屏電子公告系統(tǒng)設(shè)計
傳感器自動識別裝置在空調(diào)節(jié)能中的應(yīng)用
基于Proteus的嵌入式應(yīng)用系統(tǒng)仿真中的源碼調(diào)試
嵌入式多媒體播放器的設(shè)計與實(shí)現(xiàn)
上一頁 1 ... 4 5 6 7 8 9 10 11 12 ... 下一頁
買賣網(wǎng)存儲器、存儲器技術(shù)資料、存儲器開發(fā)技術(shù)
由北京輝創(chuàng)互動信息技術(shù)有限公司獨(dú)家運(yùn)營
粵ICP備14064281號 客服群:4031849 交流群:4031839 商務(wù)合作:QQ 775851086