參數(shù)資料
型號: EP20K1500CF1020I7
英文描述: CMOS 16-Bit Microprocessor; Temperature Range: -55°C to 125°C; Package: 40-CerDIP
中文描述: 專用集成電路
文件頁數(shù): 64/114頁
文件大?。?/td> 1623K
代理商: EP20K1500CF1020I7
Altera Corporation
53
APEX 20K Programmable Logic Device Family Data Sheet
Tables 17 and 18 summarize the ClockLock and ClockBoost parameters
for APEX 20KE devices.
Table 17. APEX 20KE ClockLock & ClockBoost Parameters
Symbol
Parameter
Condition
Min
Typ
Max
Unit
tR
Input rise time
5ns
tF
Input fall time
5ns
tINDUTY
Input duty cycle
40
60
%
tINJITTER
Input jitter peak-to-peak
2
% of input
period
peak-to-
peak
tOUTJITTER Jitter on ClockLock or ClockBoost-
generated clock
0.35
% of
output period
RMS
tOUTDUTY
Duty cycle for ClockLock or
ClockBoost-generated clock
45
55
%
tLOCK (2),
Time required for ClockLock or
ClockBoost to acquire lock
40
s
相關PDF資料
PDF描述
EP20K1500CF1020I8 CMOS 8-Bit/16-Bit Microprocessor; Temperature Range: -55°C to 125°C; Package: 40-CerDIP
EP20K1500CF1020I9 ASIC
EP20K1500EBC652-1ES FPGA
EP20K1500EBC652-2ES FPGA
EP20K1500EFI1020-1ES FPGA
相關代理商/技術參數(shù)
參數(shù)描述
EP20K1500CF1020I8 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ASIC
EP20K1500CF1020I9 制造商:未知廠家 制造商全稱:未知廠家 功能描述:ASIC
EP20K1500E 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:Programmable Logic Device Family
EP20K1500EBC652-1 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 3456 Macros 488 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K1500EBC652-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA