參數(shù)資料
型號: EP20K400BC652-1ES
英文描述: FPGA
中文描述: FPGA的
文件頁數(shù): 105/114頁
文件大?。?/td> 1623K
代理商: EP20K400BC652-1ES
90
Altera Corporation
APEX 20K Programmable Logic Device Family Data Sheet
Tables 65 through 70 describe fMAX LE Timing Microparameters,
fMAX ESB Timing Microparameters, fMAX Routing Delays, Minimum
Pulse Width Timing Parameters, External Timing Parameters, and
External Bidirectional Timing Parameters for EP20K100E APEX
20KE devices.
Table 64. EP20K60E External Bidirectional Timing Parameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
tINSUBIDIR
1.96
1.80
1.60
ns
tINHBIDIR
0.00
ns
tOUTCOBIDIR
2.00
4.84
2.00
5.31
2.00
5.81
ns
tXZBIDIR
6.47
7.44
8.65
ns
tZXBIDIR
6.47
7.44
8.65
ns
tINSUBIDIRPLL
3.44
3.24
-
ns
tINHBIDIRPLL
0.00
-
ns
tOUTCOBIDIRPLL
0.50
3.37
0.50
3.69
-
ns
tXZBIDIRPLL
5.00
5.82
-
ns
tZXBIDIRPLL
5.00
5.82
-
ns
Table 65. EP20K100E Fmax LE Timing Microparameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
tSU
0.25
ns
tH
0.25
ns
tCO
0.28
0.34
ns
tLUT
0.80
0.95
1.13
ns
相關(guān)PDF資料
PDF描述
EP20K400BC652-2 Field Programmable Gate Array (FPGA)
EP20K400BC652-2ES Dual Voltage Monitor with Intergrated CPU Supervisor
EP20K400FC672-1 Field Programmable Gate Array (FPGA)
EP20K400FI672-2ES FPGA
EP20K400FI672-3 Field Programmable Gate Array (FPGA)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP20K400BC652-1V 制造商:Rochester Electronics LLC 功能描述:- Bulk
EP20K400BC652-1XV 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 1664 Macros 502 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K400BC652-2 功能描述:FPGA - 現(xiàn)場可編程門陣列 CPLD - APEX 20K 1664 Macros 502 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K400BC652-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K400BC652-2V 制造商:Rochester Electronics LLC 功能描述:- Bulk