參數(shù)資料
型號(hào): EP20K60EBC356-3ES
英文描述: FPGA
中文描述: FPGA的
文件頁數(shù): 95/114頁
文件大小: 1623K
代理商: EP20K60EBC356-3ES
Altera Corporation
81
APEX 20K Programmable Logic Device Family Data Sheet
Table 45. EP20K200 fMAX Timing Parameters
Symbol
-1 Speed Grade
-2 Speed Grade
-3 Speed Grade
MinMax
tSU
0.5
0.6
0.8
tH
0.7
0.8
1.0
tCO
0.3
0.4
0.5
tLUT
0.8
1.0
1.3
tESBRC
1.7
2.1
2.4
tESBWC
5.7
6.9
8.1
tESBWESU
3.3
3.9
4.6
tESBDATASU
2.2
2.7
3.1
tESBADDRSU
2.4
2.9
3.3
tESBDATACO1
1.3
1.6
1.8
tESBDATACO2
2.6
3.1
3.6
tESBDD
2.5
3.3
3.6
tPD
2.5
3.0
3.6
tPTERMSU
2.3
2.7
3.2
tPTERMCO
1.5
1.8
2.1
tF1-4
0.5
0.6
0.7
tF5-20
1.6
1.7
1.8
tF20+
2.2
2.3
tCH
2.0
2.5
3.0
tCL
2.0
2.5
3.0
tCLRP
0.3
0.4
tPREP
0.4
0.5
tESBCH
2.0
2.5
3.0
tESBCL
2.0
2.5
3.0
tESBWP
1.6
1.9
2.2
tESBRP
1.0
1.3
1.4
相關(guān)PDF資料
PDF描述
EP20K60EBI356-1ES FPGA
EP20K60EBI356-2ES Dual Voltage Monitor with Intergrated CPU Supervisor
EP20K60EBI356-3ES FPGA
EP20K60EFC144-1ES FPGA
EP20K60EFC144-2ES FPGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP20K60EBI356-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K60EBI356-2ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K60EBI356-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K60EFC144-1 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 256 Macro 93 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K60EFC144-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA