參數(shù)資料
型號: EPC1213LI20
廠商: Altera
文件頁數(shù): 10/26頁
文件大?。?/td> 0K
描述: IC CONFIG DEVICE 212KBIT 20-PLCC
產(chǎn)品培訓模塊: Three Reasons to Use FPGA's in Industrial Designs
標準包裝: 588
系列: EPC
可編程類型: OTP
存儲容量: 212kb
電源電壓: 4.5 V ~ 5.5 V
工作溫度: -40°C ~ 85°C
封裝/外殼: 20-LCC(J 形引線)
供應商設備封裝: 20-PLCC(9x9)
包裝: 管件
配用: PLMJ1213-ND - PROGRAMMER ADAPTER 20 PIN J-LEAD
其它名稱: 544-1369-5
EPC1213LI20-ND
Page 18
Timing Information
Configuration Devices for SRAM-Based LUT Devices
January 2012
Altera Corporation
Table 11 lists the timing parameters when using EPC1, EPC1064, EPC1064V, EPC1213,
and EPC1441 devices when configuring the FLEX 8000 device.
tOEW
OE
low pulse width (reset) to guarantee counter reset
100
ns
tOEC
OE
low (reset) to DCLK disable delay
20
ns
tNRCAS
OE
low (reset) to nCASC delay
25
ns
Note to Table 10:
(1) During initial power-up, a POR delay occurs to permit voltage levels to stabilize. Subsequent reconfigurations do not incur this delay.
Table 10. Timing Parameters when Using EPC1, EPC2, and EPC1441 Devices at 5.0 V (Part 2 of 2)
Symbol
Parameter
Min
Typ
Max
Units
Table 11. FLEX 8000 Device Configuration Parameters Using EPC1, EPC1064, EPC1064V, EPC1213, and EPC1441
Devices
Symbol
Parameter
EPC1064V
EPC1064 and
EPC1213
EPC1 and
EPC1441
Unit
Min
Max
Min
Max
Min
Max
tOEZX
OE
high to DATA output enabled
75
50
50
ns
tCSZX
nCS
low to DATA output enabled
75
50
50
ns
tCSXZ
nCS
high to DATA output disabled
75
50
50
ns
tCSS
nCS
low setup time to first DCLK rising edge
150
100
50
ns
tCSH
nCS
low hold time after DCLK rising edge
0—
ns
tDSU
Data
setup time before rising edge on DCLK
75
50
50
ns
tDH
Data
hold time after rising edge on DCLK
0—
ns
tCO
DCLK
to DATA out delay
100
75
75
ns
tCK
Clock period
240
160
100
ns
fCK
Clock frequency
4
6
8
MHz
tCL
DCLK
low time
120
80
50
ns
tCH
DCLK
high time
120
80
50
ns
tXZ
OE
low or nCS high to DATA output disabled
75
50
50
ns
tOEW
OE
pulse width to guarantee counter reset
150
100
100
ns
tCASC
Last DCLK + 1 to nCASC low delay
90
60
50
ns
tCKXZ
Last DCLK + 1 to DATA tri-state delay
75
50
50
ns
tCEOUT
nCS
high to nCASC high delay
150
100
100
ns
相關PDF資料
PDF描述
GRM1885C2A511JA01D CAP CER 510PF 100V 5% NP0 0603
T86E227K010EBAS CAP TANT 220UF 10V 10% 2917
TAJE337K010RNJ CAP TANT 330UF 10V 10% 2917
EMC36DRXI-S734 CONN EDGECARD 72POS DIP .100 SLD
EPC1213PI8 IC CONFIG DEVICE 212KBIT 8-DIP
相關代理商/技術參數(shù)
參數(shù)描述
EPC1213LI-20 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Configuration EPROM
EPC1213PC8 功能描述:FPGA-配置存儲器 IC - Ser. Config Mem Flash 212Kb 6 MHz RoHS:否 制造商:Altera Corporation 存儲類型:Flash 存儲容量:1.6 Mbit 工作頻率:10 MHz 電源電壓-最大:5.25 V 電源電壓-最小:3 V 電源電流:50 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風格:SMD/SMT 封裝 / 箱體:PLCC-20
EPC1213PC-8 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Configuration EPROM
EPC1213PI8 功能描述:FPGA-配置存儲器 IC - Ser. Config Mem Flash 212Kb 6 MHz RoHS:否 制造商:Altera Corporation 存儲類型:Flash 存儲容量:1.6 Mbit 工作頻率:10 MHz 電源電壓-最大:5.25 V 電源電壓-最小:3 V 電源電流:50 uA 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風格:SMD/SMT 封裝 / 箱體:PLCC-20
EPC1213PI-8 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Configuration EPROM