tAH Array clock hold time (" />
參數資料
型號: EPM3128ATC144-7
廠商: Altera
文件頁數: 31/46頁
文件大?。?/td> 0K
描述: IC MAX 3000A CPLD 128 144-TQFP
產品變化通告: Bond Wire Change 4/Sept/2008
標準包裝: 180
系列: MAX® 3000A
可編程類型: 系統(tǒng)內可編程
最大延遲時間 tpd(1): 7.5ns
電壓電源 - 內部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數目: 8
宏單元數: 128
門數: 2500
輸入/輸出數: 96
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 144-LQFP
供應商設備封裝: 144-TQFP(20x20)
包裝: 托盤
其它名稱: 544-1168
Altera Corporation
37
MAX 3000A Programmable Logic Device Family Data Sheet
tAH
Array clock hold time
0.2
0.3
ns
tACO1
Array clock to output delay
C1 = 35 pF (2)
1.0
7.8
1.0
10.4
ns
tACH
Array clock high time
3.0
4.0
ns
tACL
Array clock low time
3.0
4.0
ns
tCPPW
Minimum pulse width for clear
and preset
3.0
4.0
ns
tCNT
Minimum global clock period
8.6
11.5
ns
fCNT
Maximum internal global clock
frequency
116.3
87.0
MHz
tACNT
Minimum array clock period
8.6
11.5
ns
fACNT
Maximum internal array clock
frequency
116.3
87.0
MHz
Table 25. EPM3512A Internal Timing Parameters (Part 1 of 2)
Symbol
Parameter
Conditions
Speed Grade
Unit
-7
-10
Min
Max
Min
Max
tIN
Input pad and buffer delay
0.7
0.9
ns
tIO
I/O input pad and buffer delay
0.7
0.9
ns
tFIN
Fast input delay
3.1
3.6
ns
tSEXP
Shared expander delay
2.7
3.5
ns
tPEXP
Parallel expander delay
0.4
0.5
ns
tLAD
Logic array delay
2.2
2.8
ns
tLAC
Logic control array delay
1.0
1.3
ns
tIOE
Internal output enable delay
0.0
ns
tOD1
Output buffer and pad delay,
slow slew rate = off
VCCIO = 3.3 V
C1 = 35 pF
1.0
1.5
ns
tOD2
Output buffer and pad delay,
slow slew rate = off
VCCIO = 2.5 V
C1 = 35 pF
1.5
2.0
ns
Table 24. EPM3512A External Timing Parameters
Note (1)
Symbol
Parameter
Conditions
Speed Grade
Unit
-7
-10
Min
Max
Min
Max
相關PDF資料
PDF描述
TPSB685M020R0600 CAP TANT 6.8UF 20V 20% 1210
RMA35DTBN CONN EDGECARD 70POS R/A .125 SLD
EPM7064STC100-10FN IC MAX 7000 CPLD 64 100-TQFP
CAT34TS02VP2GT4B IC TEMP SENSOR 2KB MEM 8-TDFN
EPM7064STC100-10F IC MAX 7000 CPLD 64 100-TQFP
相關代理商/技術參數
參數描述
EPM3128ATC144-7N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 3000A 128 Macro 96 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM3128ATI100-10 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 3000A 128 Macro 80 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM3128ATI10010N 制造商:Altera Corporation 功能描述:CPLD MAX 3000A Family 2.5K Gates 128 Macro Cells 98MHz CMOS Technology 3.3V 100-Pin TQFP 制造商:Altera Corporation 功能描述:CPLD MAX 3000A Family 2.5K Gates 128 Macro Cells 98MHz 3.3V 100-Pin TQFP 制造商:Altera 功能描述:CPLD MAX 3000A Family 2.5K Gates 128 Macro Cells 98MHz CMOS Technology 3.3V 100-Pin TQFP 制造商:Altera 功能描述:CPLD MAX 3000A Family 2.5K Gates 128 Macro Cells 98MHz 3.3V 100-Pin TQFP
EPM3128ATI100-10N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 3000A 128 Macro 80 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM3128ATI144-10 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 3000A 128 Macro 96 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100