<dd id="4yd41"><input id="4yd41"></input></dd>
  1. <source id="4yd41"></source>
    <small id="4yd41"><strike id="4yd41"></strike></small>
    參數(shù)資料
    型號(hào): EPM7032AETC44-4
    廠商: Altera
    文件頁(yè)數(shù): 44/64頁(yè)
    文件大?。?/td> 0K
    描述: IC MAX 7000 CPLD 32 44-TQFP
    產(chǎn)品變化通告: Bond Wire Change 4/Sept/2008
    標(biāo)準(zhǔn)包裝: 480
    系列: MAX® 7000A
    可編程類型: 系統(tǒng)內(nèi)可編程
    最大延遲時(shí)間 tpd(1): 4.5ns
    電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
    邏輯元件/邏輯塊數(shù)目: 2
    宏單元數(shù): 32
    門數(shù): 600
    輸入/輸出數(shù): 36
    工作溫度: 0°C ~ 70°C
    安裝類型: 表面貼裝
    封裝/外殼: 44-TQFP
    供應(yīng)商設(shè)備封裝: 44-TQFP(10x10)
    包裝: 托盤
    產(chǎn)品目錄頁(yè)面: 604 (CN2011-ZH PDF)
    其它名稱: 544-1179
    Altera Corporation
    49
    MAX 7000A Programmable Logic Device Data Sheet
    Table 27. EPM7128A External Timing Parameters
    Symbol
    Parameter
    Conditions
    Speed Grade
    Unit
    -6
    -7
    -10
    -12
    MinMax
    tPD1
    Input to non-registered
    output
    C1 = 35 pF
    6.0
    7.5
    10.0
    12.0
    ns
    tPD2
    I/O input to non-
    registered output
    C1 = 35 pF
    6.0
    7.5
    10.0
    12.0
    ns
    tSU
    Global clock setup time
    4.2
    5.3
    7.0
    8.5
    ns
    tH
    Global clock hold time
    0.0
    ns
    tFSU
    Global clock setup time
    of fast input
    2.5
    3.0
    ns
    tFH
    Global clock hold time of
    fast input
    0.0
    ns
    tCO1
    Global clock to output
    delay
    C1 = 35 pF
    1.0
    3.7
    1.0
    4.6
    1.0
    6.1
    1.0
    7.3
    ns
    tCH
    Global clock high time
    3.0
    4.0
    5.0
    ns
    tCL
    Global clock low time
    3.0
    4.0
    5.0
    ns
    tASU
    Array clock setup time
    1.9
    2.4
    3.1
    3.8
    ns
    tAH
    Array clock hold time
    1.5
    2.2
    3.3
    4.3
    ns
    tACO1
    Array clock to output
    delay
    C1 = 35 pF
    1.0
    6.0
    1.0
    7.5
    1.0
    10.0
    1.0
    12.0
    ns
    tACH
    Array clock high time
    3.0
    4.0
    5.0
    ns
    tACL
    Array clock low time
    3.0
    4.0
    5.0
    ns
    tCPPW
    Minimum pulse width for
    clear and preset
    3.0
    4.0
    5.0
    ns
    tCNT
    Minimum global clock
    period
    6.9
    8.6
    11.5
    13.8
    ns
    fCNT
    Maximum internal global
    clock frequency
    144.9
    116.3
    87.0
    72.5
    MHz
    tACNT
    Minimum array clock
    period
    6.9
    8.6
    11.5
    13.8
    ns
    fACNT
    Maximum internal array
    clock frequency
    144.9
    116.3
    87
    72.5
    MHz
    相關(guān)PDF資料
    PDF描述
    XC95108-15PQ160C IC CPLD 108 MCELL C-TEMP 160PQFP
    MIC5305-3.0BD5 TR IC REG LDO 3V .15A TSOT23-5
    XC95108-10TQ100C IC CPLD 2.4K 108MCELL 10-TQFP
    TPSB335M025R2000 CAP TANT 3.3UF 25V 20% 1210
    5M160ZM68C5N IC MAX V CPLD 160 LE 68-MBGA
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    EPM7032AETC44-4N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 32 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    EPM7032AETC44-5 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Electrically-Erasable Complex PLD
    EPM7032AETC447 制造商:Altera Corporation 功能描述:
    EPM7032AETC44-7 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 32 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    EPM7032AETC447N 制造商:Altera Corporation 功能描述: