參數資料
型號: HM5264165FTT-75
廠商: Hitachi,Ltd.
英文描述: 64M LVTTL interface SDRAM 133 MHz/100 MHz
中文描述: 6400 LVTTL接口SDRAM的133 MHz/100 MHz的
文件頁數: 62/67頁
文件大?。?/td> 870K
代理商: HM5264165FTT-75
62
Clock Suspend Mode
L
M
GH
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
P
K
"
+
4
!
"
)
*
2
3
+
,
4
R:a
C:a
R:b
a
a+1 a+2
a+3
b
b+1 b+2
!
"
*
+
H
R:a
C:a R:b
C:b
H
P
H
a
a+1 a+2
b
b+1 b+2 b+3
&
BS
"
*
+
H
C:b
B
K
L
Bank0
Active
Active clock
suspend start
Active clock
supend end
Bank0
Bank3
Active
Read suspend
start
Read suspend
end
Bank0
Precharge
Bank3
Read
Earliest Bank3
Precharge
Bank0
Write
Bank0
Active clock
Active clock
Bank3
Write suspend
start
Write suspend
end
Bank3
Write
Bank0
Precharge
Earliest Bank3
Precharge
L
L
K
L
b+3
+
3
4
<
*
+
3
<
;
<
D
L
M
;
<
C
D
L
2
:
;
C
D
L
2
:
;
B
C
L
7
8
@
H
I
%
.
6
7
H
.
6
7
@
H
7
8
@
A
H
I
'
(
/
0
8
&
'
/
0
8
&
.
/
.
7
8
@
H
&
'
.
/
8
%
&
%
CKE
RAS
CS
CAS
WE
Address
DQMU/DQML
DQ (output)
DQ (input)
CLK
BS
CKE
RAS
CS
CAS
Address
DQM,
DQMU/DQML
DQ (output)
DQ (input)
a+3
High-Z
High-Z
"
#
,
5
=
>
(
)
1
2
9
:
B
K
.
/
7
8
@
t
CES
t
CEH
t
CES
Read cycle
RAS
-
CAS
delay = 2
CAS
latency = 2
Burst length = 4
= V or V
IL
Write cycle
RAS
-
CAS
delay = 2
CAS
latency = 2
Burst length = 4
= V or V
IH
IL
7
8
@
A
H
I
相關PDF資料
PDF描述
HM5264805FTT-75 64M LVTTL interface SDRAM 133 MHz/100 MHz
HM5264405FTT-75 64M LVTTL interface SDRAM 133 MHz/100 MHz
HM5264165FTT-A60 64M LVTTL interface SDRAM 133 MHz/100 MHz
HM5264805FTT-A60 64M LVTTL interface SDRAM 133 MHz/100 MHz
HM5264405FTT-A60 64M LVTTL interface SDRAM 133 MHz/100 MHz
相關代理商/技術參數
參數描述
HM5264165FTT-A60 制造商:HITACHI 制造商全稱:Hitachi Semiconductor 功能描述:64M LVTTL interface SDRAM 133 MHz/100 MHz
HM5264165FTT-B60 制造商:HITACHI 制造商全稱:Hitachi Semiconductor 功能描述:64M LVTTL interface SDRAM 133 MHz/100 MHz
HM5264165LTT-10 制造商:未知廠家 制造商全稱:未知廠家 功能描述:x16 SDRAM
HM5264165LTT-80 制造商:未知廠家 制造商全稱:未知廠家 功能描述:x16 SDRAM
HM5264165LTT-B60 制造商:未知廠家 制造商全稱:未知廠家 功能描述:x16 SDRAM