參數(shù)資料
型號: ICS870919BVI-01LFT
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 12/16頁
文件大?。?/td> 0K
描述: IC CLK GENERATOR LVCMOS 28PLCC
標準包裝: 500
系列: HiPerClockS™
類型: 時鐘發(fā)生器
PLL: 帶旁路
輸入: LVCMOS,LVTTL
輸出: LVCMOS,LVTTL
電路數(shù): 1
比率 - 輸入:輸出: 2:8
差分 - 輸入:輸出: 無/無
頻率 - 最大: 160MHz
除法器/乘法器: 是/是
電源電壓: 3 V ~ 3.6 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 28-LCC(J 形引線)
供應(yīng)商設(shè)備封裝: 28-PLCC(11.5x11.5)
包裝: 帶卷 (TR)
ICS870919BVI-01 REVISION C JANUARY 6, 2012
5
2012 Integrated Device Technology, Inc.
ICS870919I-01 Data Sheet
LVCMOS CLOCK GENERATOR
Table 3D. FREQ_SEL Mode Configuration Table
Table 3E. PLL_EN Mode Configuration Table
Table 3F. LOCK Mode Configuration Table
Table 3G. Frequency Configuration Table
NOTE 1: The nQ5 output is inverted (180° phase shift) with respect to Q0:Q4.
NOTE 2: The input reference frequency is limited to 100MHz maximum.
Input
Operation
FREQ_SEL
0
The VCO output is frequency-divided by 2. This setting allows for a lower input frequency range.
See also table 3G for available frequency ranges.
1
The VCO output is frequency-divided by 1. This setting allows for a higher input frequency range.
See also table 3G for available frequency ranges.
Input
Operation
PLL_EN
0
The PLL is bypassed. The selected input reference clock is routed to the output dividers for low-frequency board test
purpose. The PLL-related AC specifications do not apply in PLL bypass mode.
1
The PLL is enabled and locks to the selected input reference signal.
Output
Operation
LOCK
0
PLL is not locked to the selected input reference clock.
1
PLL is locked to the selected input reference clock.
Outputs Used for
PLL Feedback
FREQ_SEL
Input Frequency Range
(MHz)
Output Frequency Range (MHz) and
Output-to-Input Frequency Multiplication Factor
SYNC[0:1]
Q[0:4], nQ5NOTE1
2XQ
Q/2
Q0, Q1, Q2,
Q3, Q4 or nQ5
0
5 - 40
5 - 40 (1x)
10 - 80 (2x)
2.5 - 20 (0.5x)
1
10 - 80
10 - 80 (1x)
20 - 160 (2x)
5 - 40 (0.5x)
2XQ
0
10 - 80
5 - 40 (0.5x)
10 - 80 (1x)
2.5 - 20 (0.25x)
1
20 - 100NOTE2
10 - 50 (0.5x)
20 - 100 (1x)
5 - 25 (0.25x)
Q/2
0
2.5 - 20
5 - 40 (2x)
10 - 80 (4x)
2.5 - 20 (1x)
1
5 - 40
10 - 80 (2x)
20 - 160 (4x)
5 - 40 (1x)
相關(guān)PDF資料
PDF描述
VE-JTZ-MZ-F1 CONVERTER MOD DC/DC 2V 10W
ICS8430AYI-61LFT IC SYNTHESIZER LVPECL 32-LQFP
VE-B63-MV-F3 CONVERTER MOD DC/DC 24V 150W
VI-J03-MZ-F4 CONVERTER MOD DC/DC 24V 25W
VI-J03-MZ-F3 CONVERTER MOD DC/DC 24V 25W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS870919BVILF 功能描述:IC CLK GENERATOR LVCMOS 28PLCC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:HiPerClockS™, FemtoClock™ 標準包裝:27 系列:Precision Edge® 類型:頻率合成器 PLL:是 輸入:PECL,晶體 輸出:PECL 電路數(shù):1 比率 - 輸入:輸出:1:1 差分 - 輸入:輸出:無/是 頻率 - 最大:800MHz 除法器/乘法器:是/無 電源電壓:3.135 V ~ 5.25 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:28-SOIC(0.295",7.50mm 寬) 供應(yīng)商設(shè)備封裝:28-SOIC 包裝:管件
ICS870919BVILFT 功能描述:IC CLK GENERATOR LVCMOS 28PLCC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:HiPerClockS™, FemtoClock™ 標準包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
ICS870931ARI-01 制造商:Integrated Device Technology Inc 功能描述:IC CLK GENERATOR LVCMOS 20QSOP
ICS870931ARI-01LF 功能描述:IC CLK GENERATOR LVCMOS 20QSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:HiPerClockS™ 標準包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
ICS870931ARI-01LFT 功能描述:IC CLK GENERATOR LVCMOS 20QSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:HiPerClockS™ 標準包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT