參數(shù)資料
型號(hào): ICS93722YFLFT
英文描述: Low Cost DDR Phase Lock Loop Zero Delay Buffer
中文描述: 低成本的DDR鎖相環(huán)零延遲緩沖器
文件頁(yè)數(shù): 2/6頁(yè)
文件大?。?/td> 54K
代理商: ICS93722YFLFT
2
ICS93722
0539E—07/18/03
Pin Descriptions
R
E
B
M
U
N
N
I
P
E
M
A
N
N
I
P
E
P
Y
T
N
O
I
T
P
I
R
C
S
E
D
8
2
,
1
,
1
,
D
N
G
R
W
P
d
n
u
o
r
G
1
,
,
1
,
1
,
2
,
2
)
C
K
L
C
T
U
O
.
p
o
r
p
l
e
f
s
k
c
o
"
e
m
e
m
o
C
"
2
,
,
1
,
1
,
2
,
2
)
0
(
T
K
L
C
T
U
O
.
p
o
r
p
l
e
r
e
f
k
c
o
C
"
e
u
r
"
3
2
,
1
,
D
D
V
R
W
P
V
5
y
p
u
s
r
w
o
P
7
K
L
C
S
N
I
I
t
p
n
k
c
o
C
2
t
p
n
a
V
5
,
p
n
C
8
T
N
I
K
L
C
N
I
t
p
n
k
c
o
e
c
n
e
"
e
u
r
"
1
2
,
1
,
C
/
N
-
d
e
e
n
n
o
c
t
N
0
1
A
D
D
V
R
W
P
V
5
,
p
u
s
r
e
w
o
p
g
o
n
A
9
1
T
T
U
O
_
B
F
T
U
O
t
.
N
r
L
s
e
h
I
B
L
P
c
w
s
o
l
n
t
c
e
w
r
e
a
b
e
h
d
b
e
e
n
m
t
p
o
g
k
c
a
b
e
n
m
a
V
r
e
r
s
T
e
e
i
o
5
,
p
d
e
K
L
s
e
T
c
e
C
e
d
N
I
K
d
,
s
a
,
p
C
h
w
I
s
C
p
o
y
c
n
n
k
e
k
c
u
c
n
a
q
a
b
d
e
e
e
e
e
F
z
o
c
p
n
a
D
e
F
m
"
a
"
e
s
e
u
r
"
h
r
"
s
F
d
t
u
o
n
s
a
h
n
.
h
o
L
e
0
2
T
N
I
B
F
N
I
d
b
d
o
r
u
n
.
t
p
e
p
y
2
2
A
T
A
D
S
N
I
2
n
Byte 5: Output Control
(1= enable, 0 = disable)
Byte 6: Output Control
(1= enable, 0 = disable)
Note: PWD = Power Up Default
Bytes 0 to 4 are reserved power up default = 1.
T
7
6
5
4
3
2
1
0
I
B
t
B
t
B
t
B
t
B
t
B
t
B
t
B
t
B
#
1
5
N
I
P
,
,
D
W
1
1
1
1
1
1
1
1
P
N
O
I
T
P
I
R
)
C
C
S
&
d
d
d
&
&
d
d
E
T
e
e
e
T
(
T
(
e
e
D
(
0
K
v
s
v
s
v
s
2
K
L
K
L
v
s
e
v
s
e
L
e
e
e
C
R
R
R
C
C
R
R
-
-
4
6
1
1
,
1
,
1
)
)
C
C
3
-
-
T
I
B
B
B
B
B
#
N
-
-
-
-
,
2
5
2
-
,
2
7
2
-
I
P
D
W
1
1
1
1
P
N
O
I
T
P
I
R
C
S
d
d
d
d
E
e
e
e
e
D
7
6
5
4
v
e
v
e
v
e
v
e
s
s
s
s
e
e
e
e
R
R
R
R
3
B
1
)
C
&
T
(
4
K
L
C
2
B
1
d
e
v
e
s
e
R
1
B
1
)
C
&
T
(
5
K
L
C
0
B
1
d
e
v
e
s
e
R
相關(guān)PDF資料
PDF描述
ICS93725 DDR and SDRAM Zero Delay Buffer
ICS93725YFT DDR and SDRAM Zero Delay Buffer
ICS93732G-T Low Cost DDR Phase Lock Loop Zero Delay Buffer
ICS93732 Low Cost DDR Phase Lock Loop Zero Delay Buffer
ICS93732FLF-T Low Cost DDR Phase Lock Loop Zero Delay Buffer
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS93725 制造商:ICS 制造商全稱(chēng):ICS 功能描述:DDR and SDRAM Zero Delay Buffer
ICS93725YFT 制造商:ICS 制造商全稱(chēng):ICS 功能描述:DDR and SDRAM Zero Delay Buffer
ICS93732 制造商:ICS 制造商全稱(chēng):ICS 功能描述:Low Cost DDR Phase Lock Loop Zero Delay Buffer
ICS93732AF 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:否 類(lèi)別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專(zhuān)用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類(lèi)型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無(wú)/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類(lèi)型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS93732AFLF 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:是 類(lèi)別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專(zhuān)用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類(lèi)型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無(wú)/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類(lèi)型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件