參數(shù)資料
型號(hào): ICS93738
英文描述: DDR and SDRAM Buffer
中文描述: DDR和SDRAM緩沖區(qū)
文件頁(yè)數(shù): 6/8頁(yè)
文件大?。?/td> 67K
代理商: ICS93738
6
ICS93738
0689A—01/09/03
Switching Waveforms
Duty Cycle Timing
SDRAM Buffer LH and HL Propagation Delay
INPUT
1.5V
1.5V
1.5V
1.5V
OUTPUT
t
6
t
7
t
1
t
2
1.5V
1.5V
1.5V
Switching Characteristics
T
A
= 0 - 85
o
C
PARAMETER
Operating Frequency
Input clock duty cycle
Output to output Skew
1
(DDR outputs)
Output to output Skew
1
(SDRAM outputs)
Duty Cycle
1,3
(DDR outputs)
Duty Cycle
1,3
(SDRAM outputs)
SYMBOL
CONDITIONS
MIN
66
40
TYP
133
50
MAX
200
60
UNITS
MHz
%
d
tin
V
T
= 50%, 66 MHz to 100 MHz , w/loads
V
T
= 50%, 101 MHz to 167 MHz, w/loads
48
47
49
50
52
53
Single-ended 20 - 80 %
133 MHz, Load = 120
/ 12 pF
Single-ended V
OL
= 0.4V, V
OH
= 2.4V
133 MHz, Load = 12 pF
1. Guaranteed by design, not 100% tested in production.
2. Refers to transistion on non-inverting output.
3. While the pulse skew is almost constant over frequency, the duty cycle error increases at higher frequencies.
This is due to the formula: duty cycle = t2 / t1, where the cycle time (t1) decreases as the frequency increases.
ps
70
100
ps
80
150
V
T
= 1.5V, w/loads
T
skewDDR
T
skewSD
V
T
= 50%, Not including FB_OUT to outputs
V
T
= 1.5V
1.5
1.7
ns
Rise Time, Fall Time
1
(DDR
outputs)
950
DC
DDR
%
DC
SD
%
45
50
55
ps
t
rd
, t
fd
600
800
SDRAM Buffer LH
Propagation Delay
1,2
t
PLH
2
Rise Time, Fall Time
1
(SDRAM outputs)
t
rs
, t
fs
0.5
SDRAM Buffer HL
Propagation Delay
1,2
t
PHL
1.9
2.5
ns
Input edge greater than 1V/ns
Input edge greater than 1V/ns
2.5
ns
相關(guān)PDF資料
PDF描述
ICS93V855 DDR Phase Lock Loop Clock Driver
ICS93V850 DDR Phase Lock Loop Clock Driver
ICS93V850YGT DDR Phase Lock Loop Clock Driver
ICS93V857 2.5V Wide Range Frequency Clock Driver (33MHz - 233MHz)
ICS93V857YG-025T 2.5V Wide Range Frequency Clock Driver (33MHz - 233MHz)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS93772AF 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:否 類(lèi)別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專(zhuān)用 系列:- 標(biāo)準(zhǔn)包裝:1,500 系列:- 類(lèi)型:時(shí)鐘緩沖器/驅(qū)動(dòng)器 PLL:是 主要目的:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 電源電壓:3.3V 工作溫度:0°C ~ 70°C 安裝類(lèi)型:表面貼裝 封裝/外殼:28-SSOP(0.209",5.30mm 寬) 供應(yīng)商設(shè)備封裝:28-SSOP 包裝:帶卷 (TR) 其它名稱(chēng):93786AFT
ICS93772AFLF 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:是 類(lèi)別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專(zhuān)用 系列:- 標(biāo)準(zhǔn)包裝:1,500 系列:- 類(lèi)型:時(shí)鐘緩沖器/驅(qū)動(dòng)器 PLL:是 主要目的:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 電源電壓:3.3V 工作溫度:0°C ~ 70°C 安裝類(lèi)型:表面貼裝 封裝/外殼:28-SSOP(0.209",5.30mm 寬) 供應(yīng)商設(shè)備封裝:28-SSOP 包裝:帶卷 (TR) 其它名稱(chēng):93786AFT
ICS93772AFLFT 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:是 類(lèi)別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專(zhuān)用 系列:- 標(biāo)準(zhǔn)包裝:1,500 系列:- 類(lèi)型:時(shí)鐘緩沖器/驅(qū)動(dòng)器 PLL:是 主要目的:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 電源電壓:3.3V 工作溫度:0°C ~ 70°C 安裝類(lèi)型:表面貼裝 封裝/外殼:28-SSOP(0.209",5.30mm 寬) 供應(yīng)商設(shè)備封裝:28-SSOP 包裝:帶卷 (TR) 其它名稱(chēng):93786AFT
ICS93772AFT 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:否 類(lèi)別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專(zhuān)用 系列:- 標(biāo)準(zhǔn)包裝:1,500 系列:- 類(lèi)型:時(shí)鐘緩沖器/驅(qū)動(dòng)器 PLL:是 主要目的:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 電源電壓:3.3V 工作溫度:0°C ~ 70°C 安裝類(lèi)型:表面貼裝 封裝/外殼:28-SSOP(0.209",5.30mm 寬) 供應(yīng)商設(shè)備封裝:28-SSOP 包裝:帶卷 (TR) 其它名稱(chēng):93786AFT
ICS93776 制造商:ICS 制造商全稱(chēng):ICS 功能描述:Low Cost DDR Phase Lock Loop Zero Delay Buffer