參數(shù)資料
型號: ICS9DB104YGLNT
廠商: INTEGRATED DEVICE TECHNOLOGY INC
元件分類: 時鐘及定時
英文描述: 9DB SERIES, PLL BASED CLOCK DRIVER, 4 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO28
封裝: 4.40 MM, 0.65 MM, ROHS COMPLIANT, MO-153, TSSOP-28
文件頁數(shù): 12/14頁
文件大?。?/td> 137K
代理商: ICS9DB104YGLNT
7
Integrated
Circuit
Systems, Inc.
ICS9DB104
(Not recommended for new designs)
0767E—12/14/07
SMBus Table: Frequency Select Register, READ/WRITE ADDRESS (DC/DD)
Pin #
Name
Control
Function
Type
0
1
PWD
Bit 7
RW
driven
Hi-Z
0
Bit 6
RW
driven
Hi-Z
0
Bit 5
RW
X
Bit 4
RW
X
Bit 3
RW
X
Bit 2
RW High BW Low BW
1
Bit 1
RW
fan-out
ZDB
1
Bit 0
RW
div /2
x1
1
SMBus Table: Output Control Register
Pin #
Name
Control
Function
Type
0
1
PWD
Bit 7
RW
1
Bit 6
DIF_6
Output
Control
RW
Disable
Enable
1
Bit 5
DIF_5
Output
Control
RW
Disable
Enable
1
Bit 4
RW
1
Bit 3
RW
1
Bit 2
DIF_2
Output
Control
RW
Disable
Enable
1
Bit 1
DIF_1
Output
Control
RW
Disable
Enable
1
Bit 0
RW
1
SMBus Table: Output Control Register
Pin #
Name
Control
Function
Type
0
1
PWD
Bit 7
RW
0
Bit 6
DIF_6
Output
Control
RW
Free-run Stoppable
0
Bit 5
DIF_5
Output
Control
RW
Free-run Stoppable
0
Bit 4
RW
0
Bit 3
RW
0
Bit 2
DIF_2
Output
Control
RW
Free-run Stoppable
0
Bit 1
DIF_1
Output
Control
RW
Free-run Stoppable
0
Bit 0
RW
0
Reserved
User should write '0'
to minimize power
Reserved
User should write '0'
to minimize power
Reserved
User should write '0'
to minimize power
Reserved
User should write '0'
to minimize power
6,7
-
Reserved
20,19
-
9,10
-
Byte 2
-
23,22
-
9,10
6,7
Byte 1
-
23,22
20,19
-
BYPASS#/PLL
-
SRC_DIV#
-
Reserved
-
PLL_BW# adjust
-
Reserved
-
Reserved
Byte 0
-
PD# drive mode
-
SRC_Stop# drive
相關(guān)PDF資料
PDF描述
ICS9DB106YG-T 9DB SERIES, PLL BASED CLOCK DRIVER, 3 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO28
ICS9DB106YGLFT 9DB SERIES, PLL BASED CLOCK DRIVER, 3 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO28
ICS9DB106YFLFT 9DB SERIES, PLL BASED CLOCK DRIVER, 3 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO28
ICS9DB108YGLFT 9DB SERIES, PLL BASED CLOCK DRIVER, 8 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO48
ICS9DB108YFT 9DB SERIES, PLL BASED CLOCK DRIVER, 8 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO48
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS9DB106BFILF 功能描述:IC CLK FANOUT/BUFF ZD 28SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS9DB106BFILFT 功能描述:IC BUFFER ZD 6OUTPUT 28-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS9DB106BFLF 功能描述:IC BUFFER 6OUTPUT PCI 28-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:1 系列:- 類型:時鐘/頻率發(fā)生器,多路復(fù)用器 PLL:是 主要目的:存儲器,RDRAM 輸入:晶體 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:1:2 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:Digi-Reel® 其它名稱:296-6719-6
ICS9DB106BFLFT 功能描述:IC BUFFER ZD 6OUTPUT 28-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:1 系列:- 類型:時鐘/頻率發(fā)生器,多路復(fù)用器 PLL:是 主要目的:存儲器,RDRAM 輸入:晶體 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:1:2 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:Digi-Reel® 其它名稱:296-6719-6
ICS9DB106BGILF 功能描述:IC CLK FANOUT/BUFF ZD 28TSSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件