參數(shù)資料
型號: ICS9FG1904BK-1LFT
英文描述: Frequency Generator for CPU, PCIe Gen 1, PCIe Gen 2 & FBD
中文描述: 頻率發(fā)生器的CPU,1個PCIe代,第二代的PCIe
文件頁數(shù): 15/22頁
文件大?。?/td> 235K
代理商: ICS9FG1904BK-1LFT
15
Integrated
Circuit
Systems, Inc.
ICS9FG1904B-1
1255B—08/03/07
SMBusTable: Gear Ratio Select Register
Pin #
Bit 7
Bit 6
Bit 5
Bit 4
-
Name
Group of 15 gear ratio enable
Group of 4 gear ratio enable
Reserved
Control Function
Type
RW
RW
RW
RW
0
1
PWD
1
1
1
Latch
Gear Ratio
Gear Ratio
1:1
1:1
Bit 3
Bit 2
Bit 1
Bit 0
RW
RW
RW
RW
1
0
1
1
SMBusTable: Output Control Register
Pin #
Bit 7
Bit 6
Bit 5
Bit 4
Bit 3
Bit 2
Bit 1
Bit 0
Name
DIF_7
DIF_6
DIF_5
DIF_4
DIF_3
DIF_2
DIF_1
DIF_0
Control Function
Output Control
Output Control
Output Control
Output Control
Output Control
Output Control
Output Control
Output Control
Type
RW
RW
RW
RW
RW
RW
RW
RW
0
1
PWD
1
1
1
1
1
1
1
1
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Enable
Enable
Enable
Enable
Enable
Enable
Enable
Enable
SMBusTable: Output and PLL BW Control Register
Pin #
Bit 7
Bit 6
Bit 5
Bit 4
Bit 3
Bit 2
Bit 1
Bit 0
Note: Bit 7 is wired OR to the HIGH_BW# input, any 0 selects High BW
Note: Bit 6 is wired OR to the SMB_A2_PLLBYP# input, any 0 selects Fanout Bypass mode
Name
Control Function
Type
RW
RW
RW
RW
RW
RW
RW
RW
0
1
PWD
1
1
1
1
1
1
1
1
High BW
Bypass
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Low BW
PLL
Enable
Enable
Enable
Enable
Enable
Enable
DIF_13
DIF_12
DIF_11
DIF_10
DIF_9
DIF_8
Output Control
Output Control
Output Control
Output Control
Output Control
Output Control
SMBusTable: Output Enable Readback Register
Pin #
Bit 7
Bit 6
Bit 5
Bit 4
Bit 3
Bit 2
Bit 1
Bit 0
72
Name
Control Function
Type
R
R
R
R
R
R
R
R
0
1
PWD
X
X
X
X
X
X
X
X
Readback
Readback
Readback - OE5# Input
Readback - OE_01234# Input
Readback - HIGH_BW# In
Readback - OE6# Input
Readback
Readback
Readback
Readback
Readback
Readback - OE8# Input
Readback - OE7# Input
Readback - OE9# Input
see note
see note
PLL_BW# adjust
BYPASS# test mode / PLL
8
Byte 1
-
-
-
-
Byte 0
DIF(14:0)
DIF(18:15)
-
Gear Ratio FS4 (Inverse of FS_A_410 input!)
Byte 3
Readback - SMB_A2_PLLBYP# In
Readback
Byte 2
Gear Ratio FS3
Gear Ratio FS2
Gear Ratio FS1
Gear Ratio FS0
See ICS9FG1904-1
Programmable Gear
Ratios Table
相關(guān)PDF資料
PDF描述
ICS9LPR501 64-pin CK505 w/Fully Integrated Voltage Regulator
ICS9LPR501yGLFT 64-pin CK505 w/Fully Integrated Voltage Regulator
ICSLV810RILFT Buffer/Clock Driver
ICSLV810RIT Buffer/Clock Driver
ICSLV810 Buffer/Clock Driver
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS9FG430AFILF 功能描述:IC FREQ GENERATOR 28SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計(jì)時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS9FG430AFILFT 功能描述:IC FREQ GENERATOR 28SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計(jì)時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS9FG430AFLF 功能描述:IC FREQ GENERATOR 28SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計(jì)時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS9FG430AFLFT 功能描述:IC FREQ GENERATOR 28SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計(jì)時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS9FG430AGILF 功能描述:IC FREQ GENERATOR 28TSSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計(jì)時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件