參數(shù)資料
型號: ID80C32E-25SHXXX:D
廠商: ATMEL CORP
元件分類: 微控制器/微處理器
英文描述: 8-BIT, 25 MHz, MICROCONTROLLER, CDIP40
封裝: CERAMIC, DIP-40
文件頁數(shù): 204/210頁
文件大?。?/td> 5175K
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁當(dāng)前第204頁第205頁第206頁第207頁第208頁第209頁第210頁
93
8048C–AVR–02/12
ATtiny43U
Table 12-4 on page 93 shows the COMnA[1:0] bit functionality when the WGMn[2:0] bits are set
to phase correct PWM mode.
Note:
1. A special case occurs when OCRnA equals TOP and COMnA1 is set. In this case, the Com-
pare Match is ignored, but the set or clear is done at TOP. See “Phase Correct PWM Mode” on
page 88 for more details.
Bits 5:4 – COMnB[1:0]: Compare Match Output B Mode
These bits control the Output Compare pin (OCnB) behavior. If one or both of the COMnB[1:0]
bits are set, the OCnB output overrides the normal port functionality of the I/O pin it is connected
to. However, note that the Data Direction Register (DDR) bit corresponding to the OCnB pin
must be set in order to enable the output driver.
When OCnB is connected to the pin, the function of the COMnB[1:0] bits depends on the
WGMn[2:0] bit setting. Table 12-5 on page 93 shows the COMnB[1:0] bit functionality when the
WGMn[2:0] bits are set to a normal or CTC mode (non-PWM).
Table 12-6 on page 93 shows the COMnB[1:0] bit functionality when the WGMn[2:0] bits are set
to fast PWM mode.
Note:
1. A special case occurs when OCRnB equals TOP and COMnB1 is set. In this case, the Com-
pare Match is ignored, but the set or clear is done at TOP. See “Fast PWM Mode” on page 86
for more details.
Table 12-4.
Compare Output Mode, Phase Correct PWM Mode(1)
COMnA1
COMnA0
Description
0
Normal port operation, OCnA disconnected.
01
WGMn2 = 0: Normal Port Operation, OCnA Disconnected.
WGMn2 = 1: Toggle OCnA on Compare Match.
10
Clear OCnA on Compare Match when up-counting. Set OCnA on
Compare Match when down-counting.
11
Set OCnA on Compare Match when up-counting. Clear OCnA on
Compare Match when down-counting.
Table 12-5.
Compare Output Mode, non-PWM Mode
COMnB1
COMnB0
Description
0
Normal port operation, OCnB disconnected.
0
1
Toggle OCnB on Compare Match
1
0
Clear OCnB on Compare Match
1
Set OCnB on Compare Match
Table 12-6.
Compare Output Mode, Fast PWM Mode
COMnB1
COMnB0
Description
0
Normal port operation, OCnB disconnected.
01
Reserved
1
0
Clear OCnB on Compare Match, set OC0B at TOP
1
Set OCnB on Compare Match, clear OC0B at TOP
相關(guān)PDF資料
PDF描述
IT83C154TXXX-36D 8-BIT, MROM, 36 MHz, MICROCONTROLLER, PQFP44
IF280C52EXXX-L16SHXXX 8-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP44
MD80C32-30 8-BIT, 30 MHz, MICROCONTROLLER, CDIP40
MD87C51FB-16 8-BIT, UVPROM, 16 MHz, MICROCONTROLLER, CDIP40
MR87C51FB-16 8-BIT, UVPROM, 16 MHz, MICROCONTROLLER, CQCC44
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ID80C86 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS 16-Bit Microprocessor
ID80C86-2 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS 16-Bit Microprocessor
ID80C88 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS 8/16-Bit Microprocessor
ID80C88-2 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS 8/16-Bit Microprocessor
ID810 制造商:IBase Technology (USA) Inc. 功能描述:FC, ID810 XGI Z11 VGA/LVDS, FOR ECX810, (ROHS) - Bulk