V
參數(shù)資料
型號(hào): IDTCV105EPVG
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 7/21頁
文件大?。?/td> 0K
描述: IC CLK GEN DESKTOP PC 48-SSOP
標(biāo)準(zhǔn)包裝: 30
類型: 時(shí)鐘/頻率發(fā)生器
PLL:
主要目的: SATA CPU
輸入: 晶體
輸出: 時(shí)鐘
電路數(shù): 1
比率 - 輸入:輸出: 1:21
差分 - 輸入:輸出: 無/是
頻率 - 最大: 533MHz
電源電壓: 3.135 V ~ 3.465 V
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 48-BSSOP(0.295",7.50mm 寬)
供應(yīng)商設(shè)備封裝: 48-SSOP
包裝: 管件
其它名稱: CV105EPVG
COMMERCIALTEMPERATURERANGE
IDTCV105E
CLOCKGENERATORFORDESKTOPPCPLATFORMS
15
Symbol
Parameter
Test Conditions
Min.
Typ.
Max.
Unit
VIH
3.3V Input HIGH Voltage
3.3V ± 5%
2
VDD + 0.3
V
VIL
3.3V Input LOW Voltage
3.3V ± 5%
VSS - 0.3
0.8
V
IIH
Input HIGH Current
VIN = VDD
–5
5
A
IIL1
Input LOW Current
VIN = 0V, inputs with no pull-up resistors
–5
A
IIL2
Input LOW Current
VIN = 0V, inputs with pull-up resistors
–200
A
IDD3.3OP
Operating Supply Current
Full active, CL = full load
400
mA
IDD3.3PD
Powerdown Current
All differential pairs driven
70
mA
All differential pairs tri-stated
12
FI
Input Frequency(2)
VDD = 3.3V
14.31818
MHz
LPIN
Pin Inductance(3)
——
7
nH
CIN
Logic inputs
5
COUT
Input Capacitance(3)
Output pin capacitance
6
pF
CINX
X1 and X2 pins
5
TSTAB
Clock Stabilization(3,4)
From VDD power-up or de-assertion of PD# to first clock
1.8
ms
Modulation Frequency(3)
Triangular modulation
30
33
KHz
TDRIVE_SRC(3)
SRC output enable after PCI_Stop# de-assertion
15
ns
TDRIVE_PD#(3)
CPU output enable after PD# de-assertion
300
us
TFALL_PD#(3)
Fall time of PD#
5
ns
TRISE_PD#(4)
Rise time of PD#
5
ns
TDRIVE_CPU_Stop#(3)
CPU output enable after CPU_Stop# de-assertion
10
us
TFALL_CPU_Stop#(3)
Fall time of PD#
5
ns
TRISE_CPU_Stop#(4)
Rise time of PD#
5
ns
ELECTRICAL CHARACTERISTICS - INPUT / SUPPLY / COMMON OUTPUT
PARAMETERS
Following Conditions Apply Unless Otherwise Specified:
Operating Condition: TA = 0°C to +70°C, Supply Voltage: VDD = 3.3V ± 5%
NOTES:
1.
Available to CV104, CV105, CV107, and CV109.
2.
Input frequency should be measured at the REF output pin and tuned to ideal 14.31818MHz to meet ppm frequency accuracy on PLL outputs.
3.
This parameter is guaranteed by design, but not 100% production tested.
4.
See TIMING DIAGRAMS for timing requirements.
相關(guān)PDF資料
PDF描述
D38999/24KD18SN CONN RCPT 18POS JAM NUT W/SCKT
V24A5M300BG3 CONVERTER MOD DC/DC 5V 300W
VI-2WT-MY-S CONVERTER MOD DC/DC 6.5V 50W
VI-2WR-MY-S CONVERTER MOD DC/DC 7.5V 50W
V24A5M300BG CONVERTER MOD DC/DC 5V 300W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
IDTCV105EPVG8 功能描述:IC CLK GEN DESKTOP PC 48-SSOP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:- 標(biāo)準(zhǔn)包裝:1,500 系列:- 類型:時(shí)鐘緩沖器/驅(qū)動(dòng)器 PLL:是 主要目的:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 電源電壓:3.3V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-SSOP(0.209",5.30mm 寬) 供應(yīng)商設(shè)備封裝:28-SSOP 包裝:帶卷 (TR) 其它名稱:93786AFT
IDTCV107E 制造商:IDT 制造商全稱:Integrated Device Technology 功能描述:CLOCK GENERATOR FOR DESKTOP PC PLATFORMS
IDTCV107EPVG 功能描述:IC CLK GEN DESKTOP PC 48-SSOP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
IDTCV107EPVG8 功能描述:IC CLK GEN DESKTOP PC 48-SSOP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:- 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
IDTCV109E 制造商:IDT 制造商全稱:Integrated Device Technology 功能描述:CLOCK GENERATOR FOR DESKTOP PC PLATFORMS