參數(shù)資料
型號(hào): IDTCV115CPV
廠商: INTEGRATED DEVICE TECHNOLOGY INC
元件分類: XO, clock
英文描述: PROGRAMMABLE FLEXPC CLOCK FOR P4 PROCESSOR
中文描述: 400 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
封裝: SSOP-56
文件頁(yè)數(shù): 13/19頁(yè)
文件大小: 85K
代理商: IDTCV115CPV
COMMERCIAL TEMPERATURE RANGE
IDTCV115C
PROGRAMMABLE FLEXPC CLOCK FOR P4 PROCESSOR
13
Symbol
Parameter
Test Conditions
Min.
Typ.
Max.
Unit
V
IH
Input HIGH Voltage
3.3V ± 5%
2
V
DD
+ 0.3
V
V
IL
Input LOW Voltage
3.3V ± 5%
V
SS
- 0.3
0.8
V
V
IH
_FS
FS Input HIGH Voltage
For FSA,B,C and Test_Mode
0.7
V
DD
+ 0.3
V
V
IL
_FS
FS Input LOW Voltage
For FSA,B,C and Test_Mode
V
SS
- 0.3
0.35
V
I
IL
Input LeakageCurrent
0< V
IN
< V
DD
, no internal pull-up or pull-down
–5
+5
mA
I
DD3.3OP
I
DD3.3PD
Operating Supply Current
Powerdown Current
Full active, C
L
= full load
All differential pairs driven
All differential pairs tri-stated
400
70
12
mA
mA
F
I
Input Frequency
(1)
Pin Inductance
(2)
V
DD
= 3.3V
14.31818
MHz
L
PIN
7
nH
C
IN
Logic inputs
5
C
OUT
Input Capacitance
(2)
Output pin capacitance
6
pF
C
INX
X1 and X2 pins
5
T
STAB
Clock Stabilization
(2,3)
Modulation Frequency
(2)
T
DRIVE
_SRC
(2)
T
DRIVE
_PD#
(2)
T
FALL
_PD#
(2)
T
RISE
_PD#
(3)
T
DRIVE
_CPU_Stop#
(2)
T
FALL
_CPU_Stop#
(2)
T
RISE
_CPU_Stop#
(3)
FromV
DD
power-up or de-assertion of PD#to first clock
1.8
ms
Triangular modulation
30
33
KHz
SRC output enable after PCI_Stop#de-assertion
15
ns
CPU output enable after PD#de-assertion
300
us
Fall time of PD#
5
ns
Rise time of PD#
5
ns
CPU output enable after CPU_Stop#de-assertion
10
us
Fall time of PD#
5
ns
Rise time of PD#
5
ns
ELECT RICAL CHARACT ERIS T ICS - INPUT / S UPPLY / COMMON OUT PUT
PARAMETERS
Following Conditions Apply Unless Otherwise Specified:
Operating Condition: T
A
= 0°C to +70°C, Supply Voltage: V
DD
= 3.3V ± 5%
NOTES:
1. Input frequency should be measured at the REF output pin and tuned to ideal 14.31818MHz to meet ppmfrequency accuracy on PLL outputs.
2. This parameter is guaranteed by design, but not 100% production tested.
3. See TIMING DIAGRAMS for timng requirements.
相關(guān)PDF資料
PDF描述
IDTCV115CPVG PROGRAMMABLE FLEXPC CLOCK FOR P4 PROCESSOR
IDTIDT71P79204250BQ 18Mb Pipelined DDR⑩II SIO SRAM Burst of 2
IDT71P79104 18Mb Pipelined DDR⑩II SIO SRAM Burst of 2
IDT71P79204 18Mb Pipelined DDR⑩II SIO SRAM Burst of 2
IDT71P79604 18Mb Pipelined DDR⑩II SIO SRAM Burst of 2
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
IDTCV115CPVG 功能描述:IC FLEXPC CLK PROGR P4 56-SSOP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:FlexPC™ 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
IDTCV115CPVG8 功能描述:IC FLEXPC CLK PROGR P4 56-SSOP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:FlexPC™ 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
IDTCV115FPVG 功能描述:IC FLEXPC CLK PROGR P4 56-SSOP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:FlexPC™ 標(biāo)準(zhǔn)包裝:1,500 系列:- 類型:時(shí)鐘緩沖器/驅(qū)動(dòng)器 PLL:是 主要目的:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 電源電壓:3.3V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-SSOP(0.209",5.30mm 寬) 供應(yīng)商設(shè)備封裝:28-SSOP 包裝:帶卷 (TR) 其它名稱:93786AFT
IDTCV115FPVG8 功能描述:IC FLEXPC CLK PROGR P4 56-SSOP RoHS:是 類別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 專用 系列:FlexPC™ 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時(shí)鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時(shí)鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
IDTCV119E 制造商:IDT 制造商全稱:Integrated Device Technology 功能描述:CLOCK GENERATOR FOR DESKTOP PC PLATFORMS