Specifications ispLSI 2128VE 11 Signal Descriptions RESET Active Low (0) Reset pin resets all the registers in the device. GOE 0, GOE1 Global O" />
型號: | ISPLSI 2128VE-135LB100 |
廠商: | Lattice Semiconductor Corporation |
文件頁數(shù): | 3/20頁 |
文件大?。?/td> | 0K |
描述: | IC PLD ISP 64I/O 7.5NS 100CABGA |
標(biāo)準(zhǔn)包裝: | 184 |
系列: | ispLSI® 2000VE |
可編程類型: | 系統(tǒng)內(nèi)可編程 |
最大延遲時間 tpd(1): | 7.5ns |
電壓電源 - 內(nèi)部: | 3 V ~ 3.6 V |
邏輯元件/邏輯塊數(shù)目: | 32 |
宏單元數(shù): | 128 |
門數(shù): | 6000 |
輸入/輸出數(shù): | 128 |
工作溫度: | 0°C ~ 70°C |
安裝類型: | 表面貼裝 |
封裝/外殼: | 100-LFBGA |
供應(yīng)商設(shè)備封裝: | 100-CABGA(10x10) |
包裝: | 托盤 |
其它名稱: | ISPLSI2128VE-135LB100 |
相關(guān)PDF資料 |
PDF描述 |
---|---|
LAMXO640E-3FTN256E | IC FPGA 640LUTS 256TQFP |
LAMXO640C-3FTN256E | IC FPGA 640LUTS 256TQFP |
TAP475M016SRW | CAP TANT 4.7UF 16V 20% RADIAL |
MIC5237-3.3BU | IC REG LDO 3.3V .5A TO263 |
LCMXO1200E-5M132C | IC PLD 1200LUTS 101I/O 132-BGA |
相關(guān)代理商/技術(shù)參數(shù) |
參數(shù)描述 |
---|---|
ISPLSI2128VE-135LB100 | 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100 |
ISPLSI2128VE135LB100I | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD |
ISPLSI2128VE135LB208 | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD |
ISPLSI2128VE-135LB208 | 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100 |
ISPLSI2128VE135LB208I | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V In-System Programmable SuperFAST⑩ High Density PLD |