FN6813.1 April 14, 2011 Any internal aperture jitter combines with the input clock jitter in a root-sum-square fashion, since they are not stat" />
參數(shù)資料
型號: KAD2708L-17Q68
廠商: Intersil
文件頁數(shù): 6/16頁
文件大小: 0K
描述: IC ADC 8BIT 170MSPS SGL 68-QFN
產(chǎn)品培訓(xùn)模塊: High-Speed Analog-to-Digital Converters
標(biāo)準(zhǔn)包裝: 1
系列: FemtoCharge™
位數(shù): 8
采樣率(每秒): 170M
數(shù)據(jù)接口: 并聯(lián)
轉(zhuǎn)換器數(shù)目: 1
功率耗散(最大): 241mW
電壓電源: 單電源
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 68-VFQFN 裸露焊盤
供應(yīng)商設(shè)備封裝: 68-QFN(10x10)
包裝: 托盤
輸入數(shù)目和類型: 1 個差分,單極
14
FN6813.1
April 14, 2011
Any internal aperture jitter combines with the input clock jitter
in a root-sum-square fashion, since they are not statistically
correlated, and this determines the total jitter in the system.
The total jitter, combined with other noise sources, then
determines the achievable SNR.
Digital Outputs
Data is output on a parallel bus with LVDS-compatible
drivers.
The output format (Binary or Two’s Complement) is selected
via the 2SC pin as shown in Table 3.
tj=100ps
tj=10p s
tj=1ps
tj=0.1ps
10 Bits
12 Bits
14 Bits
50
55
60
65
70
75
80
85
90
95
100
110
100
1000
Input Frequency - MH z
SN
R-
d
B
FIGURE 27. SNR vs CLOCK JITTER
TABLE 3. 2SC PIN SETTINGS
2SC PIN
MODE
AVSS
Two’s Complement
AVDD (or unconnected)
Binary
Equivalent Circuits
FIGURE 28. ANALOG INPUTS
FIGURE 29. CLOCK INPUTS
FIGURE 30. LVDS OUTPUTS
AVD D3
INP
IN N
AVDD3
F1
F2
Csam p
0.3pF
To
C harge
Pipeline
2pF
F2
Csam p
0.3pF
To
C harge
Pipeline
Φ
AVDD2
CLKP
CLKN
AVDD2
To Clock
Generation
D[7:0]P
OVDD
DATA
D[7:0]N
OVDD
KAD2708L
相關(guān)PDF資料
PDF描述
VE-26M-IW-F2 CONVERTER MOD DC/DC 10V 100W
MS27472T24F61S CONN RCPT 61POS WALL MT W/SCKT
MS27473E10C35S CONN PLUG 13POS STRAIGHT W/SCKT
MS27497E14F18S CONN RCPT 18POS WALL MNT W/SCKT
MS27473E24B61PA CONN PLUG 61POS STRAIGHT W/PINS
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
KAD2708L-21Q68 功能描述:IC ADC 8BIT 210MSPS SGL 68-QFN RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器 系列:FemtoCharge™ 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:250 系列:- 位數(shù):12 采樣率(每秒):1.8M 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:1 功率耗散(最大):1.82W 電壓電源:模擬和數(shù)字 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-LQFP 供應(yīng)商設(shè)備封裝:48-LQFP(7x7) 包裝:管件 輸入數(shù)目和類型:2 個單端,單極
KAD2708L-27Q68 功能描述:IC ADC 8BIT 275MSPS PAR 68-QFN RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器 系列:FemtoCharge™ 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:250 系列:- 位數(shù):12 采樣率(每秒):1.8M 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:1 功率耗散(最大):1.82W 電壓電源:模擬和數(shù)字 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-LQFP 供應(yīng)商設(shè)備封裝:48-LQFP(7x7) 包裝:管件 輸入數(shù)目和類型:2 個單端,單極
KAD2708L-35Q68 功能描述:IC ADC 8BIT 350MSPS SGL 68-QFN RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器 系列:FemtoCharge™ 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:1 系列:- 位數(shù):10 采樣率(每秒):357k 數(shù)據(jù)接口:DSP,MICROWIRE?,QSPI?,串行,SPI? 轉(zhuǎn)換器數(shù)目:1 功率耗散(最大):830µW 電壓電源:單電源 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:10-WFDFN 裸露焊盤 供應(yīng)商設(shè)備封裝:10-TDFN-EP(3x3) 包裝:剪切帶 (CT) 輸入數(shù)目和類型:2 個單端,單極;2 個單端,雙極;1 個差分,單極;1 個差分,雙極 產(chǎn)品目錄頁面:1396 (CN2011-ZH PDF) 其它名稱:MAX1395ETB+TCT
KAD2710C 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:10-Bit, 275/210/170/105MSPS A/D Converter
KAD2710C-10Q68 功能描述:IC ADC 10BIT 105MSPS 68-QFN RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 模數(shù)轉(zhuǎn)換器 系列:FemtoCharge™ 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:250 系列:- 位數(shù):12 采樣率(每秒):1.8M 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:1 功率耗散(最大):1.82W 電壓電源:模擬和數(shù)字 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:48-LQFP 供應(yīng)商設(shè)備封裝:48-LQFP(7x7) 包裝:管件 輸入數(shù)目和類型:2 個單端,單極