tDPCEBS Clock Enable B Setup before Clock B T" />
參數(shù)資料
型號: LC51024MV-75F672I
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 38/99頁
文件大小: 0K
描述: IC XPLD 1024MC 7.5NS 672FPBGA
標準包裝: 40
系列: ispXPLD® 5000MV
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 32
宏單元數(shù): 1024
輸入/輸出數(shù): 381
工作溫度: -40°C ~ 105°C
安裝類型: 表面貼裝
封裝/外殼: 672-BBGA
供應商設備封裝: 672-FPBGA(27x27)
包裝: 托盤
Lattice Semiconductor
ispXPLD 5000MX Family Data Sheet
39
tDPCEBS
Clock Enable B
Setup before Clock
B Time
2.33
2.33
2.33
2.33
3.03
ns
tDPCEBH
Clock Enable Hold
B after Clock B
Time
-2.95
-2.95
-2.95
-2.95
-2.27
ns
tDPADDBS
Address B Setup
before Clock B Time
-0.27
-0.27
-0.27
-0.27
-0.21
ns
tDPADDBH
Address B Hold
time after Clock B
Time
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tDPRWBS
R/W B Setup before
Clock B Time
-0.27
-0.27
-0.27
-0.27
-0.21
ns
tDPRWBH
R/W B Hold time
after Clock B Time
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tDPDATABS
Write Data B Setup
before Clock B Time
-0.27
-0.27
-0.27
-0.27
-0.21
ns
tDPDATABH
Write Data B Hold
after Clock B Time
-0.01
-0.01
-0.01
-0.01
-0.01
ns
tDPRCLKAO
Read Clock A to
Output Delay
5.97
5.92
5.86
5.65
9.86
ns
tDPRCLKBO
Read Clock B to
Output Delay
5.16
5.16
5.16
5.16
6.71
ns
tDPCLKSKEW
Opposite Clock
Cycle Delay
1.40
1.40
1.40
1.40
1.83
ns
tDPRSTO
Reset to RAM
Output Delay
3.30
3.30
3.30
3.30
4.29
ns
tDPRSTR
Reset Recovery
Time
1.20
1.20
1.20
1.20
1.56
ns
tDPRSTPW
Reset Pulse Width
0.14
0.14
0.14
0.14
0.19
ns
Timing v.1.8
1. The PT-delay to clock of RAM/FIFO/CAM should be tBCLK instead of tPTCLK.
2. The PT-delay to set/reset of RAM/FIFO/CAM should be tBSR instead of tPTSR.
ispXPLD 5000MX Family Internal Switching Characteristics (Continued)
Over Recommended Operating Conditions
Parameter
Description
Base
Parameter
-4
-45
-5
-52
-75
Units
Min.
Max.
Min.
Max.
Min.
Max.
Min.
Max.
Min.
Max.
SELECT
DEVICES
DISCONTINUED
相關PDF資料
PDF描述
ATF750LVC-15SC IC CPLD 15NS 24SOIC
FSEZ1317MY IC PWM CTLR PRIMARY REG 7SOIC
GBM10DCCT CONN EDGECARD 20POS R/A .156 SLD
VE-BTX-CY-F2 CONVERTER MOD DC/DC 5.2V 50W
S271K25X5FN6UJ6R CAP CER 270PF 1KV 10% RADIAL
相關代理商/技術參數(shù)
參數(shù)描述
LC51024MV-75FN208C 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V, 2.5V and 1.8V In-System Programmable eXpanded Programmable Logic Device XPLD⑩ Family
LC51024MV-75FN208I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V, 2.5V and 1.8V In-System Programmable eXpanded Programmable Logic Device XPLD⑩ Family
LC51024MV-75FN256C 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V, 2.5V and 1.8V In-System Programmable eXpanded Programmable Logic Device XPLD⑩ Family
LC51024MV-75FN256I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V, 2.5V and 1.8V In-System Programmable eXpanded Programmable Logic Device XPLD⑩ Family
LC51024MV-75FN484C 功能描述:CPLD - 復雜可編程邏輯器件 PROGRAM EXPANDED LOG RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100