參數(shù)資料
型號: LPC47M14H-NC
廠商: SMSC Corporation
英文描述: FIBER-SAFE KIT SCA-FS9500
中文描述: 128引腳ENGANCED超級I / O與LPC接口和USB集線器控制器
文件頁數(shù): 13/205頁
文件大?。?/td> 1219K
代理商: LPC47M14H-NC
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁當(dāng)前第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁
SMSC DS – LPC47M14X
Page 13
Rev. 03/19/2001
QFP
PIN #
NAME
TOTAL
SYMBOL
BUFFER
TYPE
BUFFER TYPE
PER FUNCTION
(NOTE 1)
NOTES
GENERAL PURPOSE I/O (19)
1
GP10 /J1B1
32
General
/Joystick 1 Button 1
General
/Joystick 1 Button 2
General
/Joystick 2 Button 1
General
/Joystick 2 Button 2
General
/Joystick 1 X-Axis
General
/Joystick 1 Y-Axis
General
/Joystick 2 X-Axis
General
/Joystick 2 Y-Axis
General Purpose I/O / P17
General Purpose I/O / P16
/nDS1
General Purpose I/O / P12
/nMTR1
General Purpose I/O /
System Option
General
Purpose
/MIDI_IN
General
Purpose
/MIDI_OUT
General Purpose I/O
/SMI Output
General Purpose I/O /
LED
General Purpose I/O /
LED
General Purpose I/O /
Power Management Event
General Purpose I/O
/Device
Disable
Control
Purpose
I/O
IS/O8
(IS/O8/OD8)/IS
33
Purpose
I/O
1
GP11 /J1B2
IS/O8
(IS/O8/OD8)/IS
34
Purpose
I/O
1
GP12 /J2B1
IS/O8
(IS/O8/OD8)/IS
35
Purpose
I/O
1
GP13 /J2B2
IS/O8
(IS/O8/OD8)/IS
36
Purpose
I/O
1
GP14 /J1X
IO12
(I/O12/OD12)/ IO12
37
Purpose
I/O
1
GP15 /J1Y
IO12
(I/O12/OD12)/ IO12
38
Purpose
I/O
1
GP16 /J2X
IO12
(I/O12/OD12)/ IO12
39
Purpose
I/O
1
GP17 /J2Y
IO12
(I/O12/OD12)/ IO12
41
42
1
1
GP20 /P17
GP21
nDS1
GP22
nMTR1
GP24
/SYSOPT
GP25
/MIDI_IN
GP26
/MIDI_OUT
GP27
/nIO_SMI
GP60 /LED1
IO8
IO12
(I/O8/OD8)/IO8
(I/O12/OD12)/
IO12/(O12/OD12)
(I/O12/OD12)/
IO12/(O12/OD12)
(I/O8/OD8)
/P16/
43
1
/P12/
IO12
45
1
IO8
8
46
I/O
1
IO8
(I/O8/OD8)/I
47
I/O
1
IO12
(I/O12/OD12)/O12
50
1
IO12
(I/O12/OD12)/ OD12
48
1
IO12
(I/O12/OD12)/O12
10
49
1
GP61 /LED2
IO12
(I/O12/OD12)/O12
10
17
1
GP42
/nIO_PME
GP43/DDRC
IO12
(I/O12/OD12)/ OD12
28
Reg.
1
IO8
(I/O8/OD8)/I
Note:
The "n" as the first letter of a signal name or the “#” as the suffix of a signal name indicates an "Active Low"
signal.
Note 1:
Buffer types per function on multiplexed pins are separated by a slash “/”. Buffer types in parenthesis
represent multiple buffer types for a single pin function.
Note 2:
The LPCPD# pin may be tied high. The LPC interface will function properly if the PCI_RESET# signal
follows the protocol defined for the LRESET# signal in the “Low Pin Count Interface Specification”.
Note 3:
For USB Hub functionality, the 32 KHz input clock must always be connected. There is a bit in the
configuration register at 0xF0 in Logical Device A that indicates whether or not the 32KHz clock is
connected. This bit determines the clock source for the fan tachometer, LED and “wake on specific key”
logic. This bit must always be set to ‘0’ (‘0’=32 KHz clock connected; reset default=‘0’).
Note 4:
The fan control pins (FAN1 and FAN2) come up as outputs and low following a VCC POR and Hard Reset.
These pins revert to their non-inverting GPIO
input
function when VCC is removed from the part.
Note 5:
The IRTX pins (IRTX2/GP35 and GP53/TXD2 (IRTX)) are driven low when the part is powered by VTR
(VCC=0V with VTR=3.3V). These pins will remain low following a power-up (VCC POR) until serial port 2
is enabled by setting the activate bit, at which time the pin will reflect the state of the transmit output of the
Serial Port 2 block.
Note 6:
The VCC power-up default for this pin is Logic “0” if the IRTX function is programmed on the GPIO.
Note 7:
VTR must not be connected to VCC. The 32 KHz input clock must not be driven high whenVTR = 0v.
相關(guān)PDF資料
PDF描述
LPC47M14L-NC EZ STIX CABLE INSTALLER STICKS
LPC47M14M-NC CAT5 MULTI 1X9 VIDEO DISTRIBUTION AMP
LPC47M14Q-NC HD VIEW RECEIVER 2 PORT DAISYCHAINABLE
LPC47M14V-NC AT PRINTER SERIAL CBL DB9 FEMALE - DB25 MALE
LPC47M14R-NC 128 PIN ENGANCED SUPER I/O CONTROLLER WITH AN LPC INTERFACE AND USB HUB
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LPC47M14I-NC 制造商:SMSC 制造商全稱:SMSC 功能描述:128 PIN ENGANCED SUPER I/O CONTROLLER WITH AN LPC INTERFACE AND USB HUB
LPC47M14J-NC 制造商:SMSC 制造商全稱:SMSC 功能描述:128 PIN ENGANCED SUPER I/O CONTROLLER WITH AN LPC INTERFACE AND USB HUB
LPC47M14K-NC 制造商:SMSC 制造商全稱:SMSC 功能描述:128 PIN ENGANCED SUPER I/O CONTROLLER WITH AN LPC INTERFACE AND USB HUB
LPC47M14L-NC 制造商:SMSC 制造商全稱:SMSC 功能描述:128 PIN ENGANCED SUPER I/O CONTROLLER WITH AN LPC INTERFACE AND USB HUB
LPC47M14M-NC 制造商:SMSC 制造商全稱:SMSC 功能描述:128 PIN ENGANCED SUPER I/O CONTROLLER WITH AN LPC INTERFACE AND USB HUB