參數(shù)資料
型號: LPC47M192-NW
廠商: STANDARD MICROSYSTEMS CORP
元件分類: 外設(shè)及接口
英文描述: LPC SUPER I/O WITH HARDWARE MONITORING BLOCK
中文描述: MULTIFUNCTION PERIPHERAL, PQFP128
封裝: 14 X 20 MM, 2.70 MM THICKNESS, GREEN, QFP-128
文件頁數(shù): 132/228頁
文件大?。?/td> 1269K
代理商: LPC47M192-NW
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁當(dāng)前第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁
7.18.2.1.5 Slave Device Time-Out
The device will not time-out when SCLK is held low longer than T
TIME-OUT
Min = 25ms.
SMSC DS – LPC47M192
Page 132
Rev. 03/30/05
DATASHEET
7.18.2.1.6 Stretching the SCLK Signal
The Hardware Monitor Block supports stretching of the SCLK by other devices on the SMBus. The Hardware Monitor
Block does not stretch the SCLK.
7.18.2.1.7 SMBus Timing
The SMBus Slave Interface complies with the SMBus AC Timing Specification. See the SMBus timing in the “Timing
Diagram” section.
7.18.2.1.8 Bus Reset Sequence
The SMBus Slave Interface will reset and return to the idle state upon a START field followed immediately by a STOP
field.
7.18.2.1.9 SMBus Alert Response Address
The Hardware Monitor Block implements the SMBALERT# signal. The THERM# interrupt pin can be used as the
SMBALERT#. SMBALERT# is used in conjunction with the SMBus General Call Address, 0001 100.
The Hardware Monitor Block device can signal the host that it wants to talk by pulling the SMBALERT# low. The host
processes the interrupt and simultaneously accesses all SMBALERT# devices through a modified Receive Byte
operation with the Alert Response Address (ARA). The Hardware Monitor Block, which pulled SMBALERT# low, will
acknowledge the Alert Response Address and respond with its device address.
The host performs a modified Receive Byte operation with the alert response address. The 7-bit device address
provided by the Hardware Monitor Block device is placed in the 7 most significant bits of the byte. The eighth bit can
be a zero or one.
Table 61 - Modified SMBus Receive Byte Protocol Response to ARA
FIELD:
START
ALERT
RESPONSE
ADDRESS
7
RD
ACK
HW MONITOR
BLOCK SLAVE
ADDRESS
8
NACK
STOP
Bits:
1
1
1
1
1
After acknowledging the slave address, the Hardware Monitor Block must disengage its SMBALERT# pulldown. If the
condition that caused the interrupt remains, the Hardware Monitor Block will reassert the SMBALERT# on the next
monitoring cycle.
7.18.3 HARDWARE MONITORING BLOCK
The following sub-sections describe the Hardware Monitoring Block.
7.18.3.1
The Hardware Monitor Block’s monitoring function is started by writing a ‘1’ to the START bit in the Configuration
Register (0x40). Measured values from the analog inputs and temperature sensors are stored in the Value Registers.
These values can be compared to the programmed limits in the Limit Register via SMBus interface. The out-of-limit
and diode fault conditions are stored in the Interrupt Status Registers.
Input Monitoring
7.18.3.2
Resetting the Hardware Monitoring Block
7.18.3.2.1 Power On Reset
All the registers in the Hardware Monitor Block reset to a default value when power is applied to the block. The
default state of the register is shown in the table in the Register Summary subsection. The default state of Value or
Limit Registers are not shown because these registers have indeterminate power on values. Usually the first action
after power up is to write limits into the Limit Registers.
相關(guān)PDF資料
PDF描述
LPC47S422-MS ENHANCED SUPER I/O WITH LPC INTERFACE FOR SERVER APPLICATIONS
LPC47S422QFP ENHANCED SUPER I/O WITH LPC INTERFACE FOR SERVER APPLICATIONS
LPC47U33x 100 Pin Enhanced Super I/O for LPC Bus with Consumer Features and SMBus Controller
LPC870-FJ Mini SIDELED
LPC870-G Mini SIDELED
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LPC47M262-NU 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:SMSC 功能描述:
LPC47M262-NU WAF 制造商:SMSC 功能描述:
LPC47M287-NR 制造商:Rochester Electronics LLC 功能描述:- Bulk
LPC47M287-NW 功能描述:輸入/輸出控制器接口集成電路 Enhanced Super I/O RoHS:否 制造商:Silicon Labs 產(chǎn)品: 輸入/輸出端數(shù)量: 工作電源電壓: 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-64 封裝:Tray
LPC47M292-NR 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:SMSC 功能描述: