參數(shù)資料
型號(hào): LPC47N217
廠商: SMSC Corporation
英文描述: 64 - PIN SUPUR I/O WITH LPC INTERFACE
中文描述: 64 -針蘇布爾的I / LPC接口?
文件頁(yè)數(shù): 225/228頁(yè)
文件大?。?/td> 1269K
代理商: LPC47N217
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)當(dāng)前第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)
SMSC DS – LPC47M192
Page 225
Rev. 03/30/05
DATASHEET
TRUTH TABLE 2 - Toggling Inputs in Ascending Order
PIN 1
H
L
L
L
L
L
L
L
PIN 2
H
H
L
L
L
L
L
L
PIN 3
H
H
H
L
L
L
L
L
PIN 4
H
H
H
H
L
L
L
L
PIN 5
H
H
H
H
H
L
L
L
PIN ...
H
H
H
H
H
H
L
L
PIN 100
H
H
H
H
H
H
H
L
OUTPUT
PIN 85
L
H
L
H
L
H
H
L
INITIAL CONFIG
STEP 1
STEP 2
STEP 3
STEP 4
STEP 5
STEP N
END CONFIG
16.2 Hardware Monitoring Block
16.2.1 BOARD TEST MODE
Board test mode for the Hardware Monitor Block is implemented as an XNOR-chain as described in the subsection
below. The XNOR chain for the Hardware Monitor Block is self-contained within the Hardware Monitor Block. The
XNOR chain for the rest of the chip is separate from the XNOR chain for the Hardware Monitor Block.
Board test mode for the Hardware Monitoring Block can be entered by programming a ‘1’ to the XNOR_IN pin at
power-up. To exit the test mode, the XNOR_IN pin should be tied to ‘0’ on the subsequent power up.
16.2.2 XNOR-CHAIN TEST MODE
The tests that are performed when the XNOR-Chain test structure is activated require the board-level test hardware
to control the device pins and observe the results at the XNOR-Chain output pin. The XNOR-Chain output is on
A0/RESET#/THERM#/XNOR_OUT pin. VCC, GND and all the analog pins are not used as inputs for XNOR-Chain
Test.
Testing
1. Program a ‘1’ on XNOR_IN pin. Turn power on. The Hardware Monitor Block is now in XNOR chain test mode.
At this point, all inputs to the XNOR chain are low. The output on A0/RESET#/THERM#/XNOR_OUT will also be
high. Refer to INITIAL CONFIG on TRUTH TABLE 3.
2. Bring VID4 pin high. The output on A0/RESET#/THERM#/XNOR_OUT will go low. Refer to STEP ONE on
TRUTH TABLE 3.
3. In descending pin order, bring each input high. The output will switch states each time an input is toggled.
Continue until all inputs are high. The output on A0/RESET#/THERM#/XNOR_OUT will now be low. Refer to
END CONFIG on TRUTH TABLE 3.
4. The current state of the Hardware Monitor Block is now represented by INITIAL CONFIG in TRUTH TABLE 4.
5. Each input should now be brought low, starting at pin one and continuing in ascending order. Continue until all
inputs are low. The output on A0/RESET#/THERM#/XNOR_OUT will now be high. Refer to TRUTH TABLE 4.
6. To exit test mode, tie the XNOR_IN pin low, and power down the Hardware Monitor Block. The Hardware
Monitor Block will not be in test mode on the subsequent power-up.
相關(guān)PDF資料
PDF描述
LPC47N217-JN 64 - PIN SUPUR I/O WITH LPC INTERFACE
LPC47N217-JV 64 - PIN SUPUR I/O WITH LPC INTERFACE
LPC47N227 100 Pin Super I/O with LPC Interface for Notebook Applications
LPC47M172 ADVANCED I/O CONTROLLER WITH MOTHERBOARD GLUE LOGIC
LPC47N252 Advanced Notebook I/O Controller with On-Board FLASH
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LPC47N217_07 制造商:SMSC 制造商全稱:SMSC 功能描述:64-Pin Super I/O with LPC Interface
LPC47N217-JN 制造商:Rochester Electronics LLC 功能描述:64STQFP - Bulk
LPC47N217-JV 功能描述:輸入/輸出控制器接口集成電路 64-Pin Mobile I/O RoHS:否 制造商:Silicon Labs 產(chǎn)品: 輸入/輸出端數(shù)量: 工作電源電壓: 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-64 封裝:Tray
LPC47N217N 制造商:SMSC 制造商全稱:SMSC 功能描述:64-Pin Super I/O with LPC Interface
LPC47N217N-ABZJ 功能描述:輸入/輸出控制器接口集成電路 3.3volts 5V tolerant RoHS:否 制造商:Silicon Labs 產(chǎn)品: 輸入/輸出端數(shù)量: 工作電源電壓: 最大工作溫度:+ 85 C 最小工作溫度:- 40 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:QFN-64 封裝:Tray