參數(shù)資料
型號: M30240ECFP
元件分類: 微控制器/微處理器
英文描述: 16-BIT, OTPROM, MICROCONTROLLER, PQFP80
封裝: 0.80 MM PITCH, PLASTIC, QFP-80
文件頁數(shù): 284/380頁
文件大?。?/td> 4328K
代理商: M30240ECFP
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁當(dāng)前第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁
Overview of Interrupts
M30240 Group
Rev.1.00 Sep 24, 2003 Page 336 of 360
4.1.3.1 Interrupt Request Bit
The interrupt request bit is located in the interrupt control register of each interrupt. It is set to “1” by
hardware when an interrupt is requested. After the interrupt is accepted and jumps to the correspond-
ing interrupt vector, the request bit is set to “0” by hardware. The interrupt request bit can also be set
to “0” by software. (Do not set this bit to “1”).
4.1.3.2 Interrupt Enable Flag
The interrupt enable flag (I flag) is located in the flag register (FLG). A non-maskable interrupt can be
enabled or disabled using the interrupt enable flag (I flag). Setting this flag to “1” enables all maskable
interrupts; Setting it to “0” disables all maskable interrupts. This flag is set to “0” after reset. Figure 4.3
shows the timing change in the I flag to the interrupt.
When the content of the I flag is changed, the acceptance of an interrupt request occurs in the follow-
ing timing:
When changing the I flag using the REIT instruction, the acceptance of the interrupt takes effect as
the REIT instruction is executed.
When changing the I flag using one of the FCLR, FSET, POPC, and LDC instructions, the accep-
tance of the interrupt is effective as the next instruction is executed.
Figure 4.3:
Timing reflecting the change in the I flag to the interrupt
4.1.3.3 Interrupt Priority Level
A non-maskable interrupt can be enabled or disabled using the interrupt priority level selection bit, and
processor interrupt priority level (IPL).
The interrupt priority level selection bit is located in the interrupt control register of each interrupt. The
IPL is located in the flag register (FLG). When an interrupt request occurs, the interrupt priority level
is compared to the IPL. Use the interrupt priority level select bit to set the interrupt priority level. The
interrupt is enabled only when the priority level of the interrupt is higher than the IPL. Therefore, setting
the interrupt priority level to “0” disables the interrupt.
Table 4.4 shows the settings of interrupt priority levels and Table 4.5 shows the interrupt levels en-
abled, according to the contents of the IPL. Note: The interrupt enable flag (I flag), interrupt request
bit, interrupt priority select bit, and IPL are independent of each other.
Previous
instruction
REIT
Interrupt sequence
Time
Interrupt request generated
Determination whether or not to
accept interrupt request
Previous
instruction
FSET I
Interrupt sequence
Next instruction
Interrupt request generated
Determination whether or not to
accept interrupt request
When changed by REIT instruction
When changed by FCLR, FSET, POPC, or LDC instruction
(If I flag is changed from 0 to 1 by REIT instruction)
(If I flag is changed from 0 to 1 by FSET instruction)
Time
相關(guān)PDF資料
PDF描述
M30621FCMGP 16-BIT, FLASH, 10 MHz, MICROCONTROLLER, PQFP80
M30625FGMGP 16-BIT, FLASH, 10 MHz, MICROCONTROLLER, PQFP80
M30621MCM-XXXGP 16-BIT, MROM, 10 MHz, MICROCONTROLLER, PQFP80
M30621M8A-XXXGP 16-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP80
M30623MAA-XXXGP 16-BIT, MROM, 16 MHz, MICROCONTROLLER, PQFP80
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
M30240EC-XXXFP 制造商:MITSUBISHI 制造商全稱:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER
M30240F1 制造商:MITSUBISHI 制造商全稱:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER
M30240F1-XXXFP 制造商:MITSUBISHI 制造商全稱:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER
M30240F2 制造商:MITSUBISHI 制造商全稱:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER
M30240F2-XXXFP 制造商:MITSUBISHI 制造商全稱:Mitsubishi Electric Semiconductor 功能描述:SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER