參數(shù)資料
型號: M38198EC-XXXFP
元件分類: 微控制器/微處理器
英文描述: 8-BIT, OTPROM, MICROCONTROLLER, PQFP100
封裝: 14 X 20 MM, PLASTIC, QFP-100
文件頁數(shù): 2/217頁
文件大?。?/td> 2564K
代理商: M38198EC-XXXFP
第1頁當前第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁
3819 Group USER’S MANUAL
Table of contents
vi
Fig. 2.3.3 Structure of Serial I/O automatic transfer control register ............................................. 87
Fig. 2.3.4 Structure of Serial I/O 1 register ....................................................................................... 87
Fig. 2.3.5 Structure of Serial I/O automatic transfer interval register ............................................ 88
Fig. 2.3.6 Structure of Serial I/O 2 control register .......................................................................... 88
Fig. 2.3.7 Structure of Serial I/O 3 control register .......................................................................... 89
Fig. 2.3.8 Structure of Interrupt request register 1 ........................................................................... 89
Fig. 2.3.9 Structure of Interrupt control register 1 ............................................................................ 90
Fig. 2.3.10 Serial I/O connection examples (1) ................................................................................. 91
Fig. 2.3.11 Serial I/O connection examples (2) ................................................................................. 92
Fig. 2.3.12 Setting of Serial I/O mode ................................................................................................ 93
Fig. 2.3.13 Connection diagram [Output of serial data] ................................................................... 94
Fig. 2.3.14 Timing chart [Output of serial data] ................................................................................ 94
Fig. 2.3.15 Setting of related registers [Output of serial data] ........................................................ 95
Fig. 2.3.16 Setting of transmission data [Output of serial data] ..................................................... 95
Fig. 2.3.17 Control procedure [Output of serial data] ....................................................................... 96
Fig. 2.3.18 Connection diagram [Data transmission or reception using automatic transfer] ....... 97
Fig. 2.3.19 Timing chart [Data transmission or reception using automatic transfer] .................... 97
Fig. 2.3.20 Setting of related registers [Data transmission or reception using automatic transfer] ................ 98
Fig. 2.3.21 Setting of transmission data [Data transmission or reception using automatic transfer] ............. 99
Fig. 2.3.22 Control procedure [Data transmission or reception using automatic transfer] ............................... 100
Fig. 2.3.23 Connection diagram
[Cyclic transmission or reception of block data between microcomputers] ........... 101
Fig. 2.3.24 Timing chart [Cyclic transmission or reception of block data between microcomputers] ............... 102
Fig. 2.3.25 Setting of related registers
[Cyclic transmission or reception of block data between microcomputers] ........... 102
Fig. 2.3.26 Control in the master unit .............................................................................................. 103
Fig. 2.3.27 Control in the slave unit ................................................................................................. 104
Fig. 2.4.1 Structure of AD/DA control register ................................................................................ 105
Fig. 2.4.2 Structure of A-D conversion register .............................................................................. 105
Fig. 2.4.3 Structure of Interrupt request register 2 ........................................................................ 106
Fig. 2.4.4 Structure of Interrupt control register 2 ......................................................................... 106
Fig. 2.4.5 Connection diagram [Conversion of Analog input voltage] ......................................... 107
Fig. 2.4.6 Setting of related registers [Conversion of Analog input voltage] ............................. 107
Fig. 2.4.7 Control procedure [Conversion of Analog input voltage] ............................................. 108
Fig. 2.5.1 Structure of Port P0 segment/digit switch register ....................................................... 109
Fig. 2.5.2 Structure of Port P2 digit/port switch register ............................................................... 109
Fig. 2.5.3 Structure of Port P8 segment/port switch register ....................................................... 110
Fig. 2.5.4 Structure of Port PA segment/port switch register ....................................................... 110
Fig. 2.5.5 Structure of FLDC mode register 1 ................................................................................ 111
Fig. 2.5.6 Structure of FLDC mode register 2 ................................................................................ 112
Fig. 2.5.7 Structure of FLD data pointer ......................................................................................... 113
Fig. 2.5.8 Structure of FLD data pointer reload register ............................................................... 113
Fig. 2.5.9 Structure of Interrupt request register 2 ........................................................................ 114
Fig. 2.5.10 Structure of Interrupt control register 2 ....................................................................... 114
Fig. 2.5.11 Connection diagram [FLD automatic display and Key-scan using segment pin] ... 115
Fig. 2.5.12 Timing chart [FLD automatic display and Key-scan using segment pin] .............. 115
Fig. 2.5.13 Enlarged view of SEG24 to SEG31 during Tscan ....................................................... 116
Fig. 2.5.14 Setting of related registers (1) [FLD automatic display and Key-scan using segment pin] .... 116
Fig. 2.5.15 Setting of related registers (2) [FLD automatic display and Key-scan using segment pin] .... 117
Fig. 2.5.16 Example of FLD digit allocation [FLD automatic display and Key-scan using segment pin] . 119
Fig. 2.5.17 Control procedure [FLD automatic display and Key-scan using segment pin] ...... 120
相關PDF資料
PDF描述
M38199MF-XXXKP 8-BIT, MROM, MICROCONTROLLER, PQFP100
M38198MC-XXXKP 8-BIT, MROM, MICROCONTROLLER, PQFP100
M38199MF-XXXFP 8-BIT, MROM, MICROCONTROLLER, PQFP100
M38203E4-XXXHP 8-BIT, OTPROM, 8 MHz, MICROCONTROLLER, PQFP80
M38203M4-XXXHP 8-BIT, MROM, 8 MHz, MICROCONTROLLER, PQFP80
相關代理商/技術參數(shù)
參數(shù)描述
M38198MCA809 制造商:Panasonic Industrial Company 功能描述:IC
M38198MCA824 制造商:Panasonic Industrial Company 功能描述:IC
M38198MCA827 制造商:Panasonic Industrial Company 功能描述:IC
M38199MF072F 制造商:Panasonic Industrial Company 功能描述:IC
M38199MF210F 制造商:Panasonic Industrial Company 功能描述:IC