tSIRZ Input register setup " />
參數(shù)資料
型號(hào): M4A5-64/32-7VNI48
廠商: Lattice Semiconductor Corporation
文件頁(yè)數(shù): 33/62頁(yè)
文件大小: 0K
描述: IC CPLD 64MACRO 48TQFP
標(biāo)準(zhǔn)包裝: 250
系列: ispMACH® 4A
可編程類(lèi)型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 4.5 V ~ 5.5 V
宏單元數(shù): 64
輸入/輸出數(shù): 32
工作溫度: -40°C ~ 85°C
安裝類(lèi)型: 表面貼裝
封裝/外殼: 48-LQFP
供應(yīng)商設(shè)備封裝: 48-TQFP(7x7)
包裝: 托盤(pán)
ispMACH 4A Family
39
Input Register Delays with ZHT Option:
tSIRZ Input register setup time - ZHT
6.0
ns
tHIRZ Input register hold time - ZHT
0.0
ns
Input Latch Delays with ZHT Option:
tSILZ Input latch setup time - ZHT
6.0
ns
tHILZ Input latch hold time - ZHT
0.0
ns
tPDIL
Zi
Transparent input latch to internal
feedback - ZHT
6.0
ns
Output Delays:
tBUF
Output buffer delay
1.5
1.8
2.0
2.5
3.0
ns
tSLW
Slow slew rate delay adder
2.5
ns
tEA
Output enable time
7.5
8.5
9.5
10.0
12.0
15.0
ns
tER
Output disable time
7.5
8.5
9.5
10.0
12.0
15.0
ns
Power Delay:
tPL
Power-down mode delay adder
2.5
ns
Reset and Preset Delays:
tSRi
Asynchronous reset or preset to internal
register output
7.5
7.7
8.0
9.5
11.0
13.0
16.0
ns
tSR
Asynchronous reset or preset to register
output
9.0
9.2
10.0
12.0
14.0
16.0
19.0
ns
tSRR
Asynchronous reset and preset register
recovery time
7.0
7.5
8.0
10.0
15.0
ns
tSRW Asynchronous reset or preset width
7.0
8.0
10.0
12.0
15.0
ns
Clock/LE Width:
tWLS
Global clock width low
2.0
2.5
3.0
4.0
5.0
6.0
ns
tWHS Global clock width high
2.0
2.5
3.0
4.0
5.0
6.0
ns
tWLA Product term clock width low
3.0
3.5
4.0
5.0
8.0
9.0
ns
tWHA Product term clock width high
3.0
3.5
4.0
5.0
8.0
9.0
ns
tGWS
Global gate width low (for low
transparent) or high (for high
transparent)
4.0
4.5
5.0
6.0
ns
tGWA
Product term gate width low (for low
transparent) or high (for high
transparent)
4.0
4.5
5.0
6.0
9.0
ns
tWIRL Input register clock width low
3.0
3.5
4.0
5.0
6.0
ns
tWIRH Input register clock width high
3.0
3.5
4.0
5.0
6.0
ns
tWIL
Input latch gate width
4.0
4.5
5.0
6.0
ns
ispMACH 4A TIMING PARAMETERS OVER OPERATING RANGES1
-5
-55
-6
-65
-7
-10
-12
-14
Unit
Min Max Min Max Min Max Min Max Min Max Min Max Min Max Min Max
相關(guān)PDF資料
PDF描述
ECM06DTKT-S288 CONN EDGECARD 12POS .156 EXTEND
GRM2195C1H822JA01D CAP CER 8200PF 50V 5% NP0 0805
M4A5-64/32-55VNC48 IC CPLD 64MACRO 48TQFP
VI-J4L-CW-B1 CONVERTER MOD DC/DC 28V 100W
LCMXO640E-4BN256I IC FPGA 640LUTS 256CABGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
M4A5-96/48-10VC 功能描述:CPLD - 復(fù)雜可編程邏輯器件 HI PERF E2CMOS PLD RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
M4A5-96/48-10VI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 HI PERF E2CMOS PLD RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
M4A5-96/48-10VNC 功能描述:CPLD - 復(fù)雜可編程邏輯器件 96 MC 48 IO JTAG ISP 5V 10ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
M4A5-96/48-10VNI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 96 MC 48 IO JTAG ISP 5V 10ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
M4A5-96/48-12VI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 HI PERF E2CMOS PLD RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100