型號: | M5LV-128/74-12VI |
廠商: | Lattice Semiconductor Corporation |
文件頁數(shù): | 29/42頁 |
文件大?。?/td> | 0K |
描述: | IC CPLD 128MC 74I/O 100TQFP |
標準包裝: | 90 |
系列: | MACH® 5 |
可編程類型: | 系統(tǒng)內(nèi)可編程 |
最大延遲時間 tpd(1): | 12.0ns |
電壓電源 - 內(nèi)部: | 3 V ~ 3.6 V |
宏單元數(shù): | 128 |
輸入/輸出數(shù): | 74 |
工作溫度: | -40°C ~ 85°C |
安裝類型: | 表面貼裝 |
封裝/外殼: | 100-LQFP |
供應(yīng)商設(shè)備封裝: | 100-TQFP(14x14) |
包裝: | 托盤 |
相關(guān)PDF資料 |
PDF描述 |
---|---|
70F104AI-RC | CHOKE RF VARNISHED 100UH 5% |
M5LV-128/74-10VC | IC CPLD 128MC 74I/O 100TQFP |
MIC2950-05YZ TR | IC REG LDO 5V .15A TO-92-3 |
TOP257EN | IC OFFLINE SWIT PROG OVP 7CESIP |
MIC2950-05BZ TR | IC REG LDO 5V .15A TO-92-3 |
相關(guān)代理商/技術(shù)參數(shù) |
參數(shù)描述 |
---|---|
M5LV-256/104-10AC | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:Fifth Generation MACH Architecture |
M5LV-256/104-10AI | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:Fifth Generation MACH Architecture |
M5LV-256/104-10HC | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:Fifth Generation MACH Architecture |
M5LV-256/104-10HI | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:Fifth Generation MACH Architecture |
M5LV-256/104-10VC | 功能描述:CPLD - 復(fù)雜可編程邏輯器件 PROGRAM HI DENSITY CPLD RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100 |