參數(shù)資料
型號(hào): MB91F361GAPFVS
元件分類(lèi): 微控制器/微處理器
英文描述: 32-BIT, FLASH, 64 MHz, RISC MICROCONTROLLER, PQFP208
封裝: PLASTIC, HQFP-208
文件頁(yè)數(shù): 108/204頁(yè)
文件大?。?/td> 2373K
代理商: MB91F361GAPFVS
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)當(dāng)前第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)
MB91360G Series
196
Other instructions (16 instructions)
*1: In the ADDSP instruction, the reference between u8 of TYPE-D in the instruction format and assembler
description s10 is as follows.
s10
→ s8 = s10>>2
*2: In the ENTER instruction, the reference between i8 of TYPE-C in the instruction format and assembler
description u10 is as follows.
u10
→ u8 = u10>>2
*3: If either of R0 to R7 is specified in reglist, assembler generates LDM0. If either of R8 to R15 is specified,
assembler generates LDM1. Both LDM0 and LDM1 may be generated.
*4: The number of cycles needed for execution of LDM0 (reglist) and LDM1 (reglist) is given by the following
calculation; a
× (n – 1) + b + 1 when “n” is number of registers specified.
*5: If either of R0 to R7 is specified in reglist, assembler generates STM0. If either of R8 to R15 is specified,
assembler generates STM1. Both STM0 and STM1 may be generated.
*6: The number of cycles needed for execution of STM0 (reglist) and STM1 (reglist) is given by the following
calculation; a
× n + 1 when “n” is number of registers specified.
Mnemonic
Type
OP
Cycle N Z V C
Operation
Remarks
NOP
E
9F – A
1
– – – – No changes
ANDCCR #u8
ORCCR
#u8
D
83
93
c
CCCC
CCR and u8
→ CCR
CCR or u8
→ CCR
STILM
#u8
D
87
1
–––– i8
→ ILM
Set ILM immediate
value
ADDSP
#s10
*1
D
A3
1
–––– R15 + = s10
ADD SP instruction
EXTSB
Ri
EXTUB
Ri
EXTSH
Ri
EXTUH
Ri
E
97 – 8
97 – 9
97 – A
97 – B
1
––––
Sign extension 8
→ 32 bits
Zero extension 8
→ 32 bits
Sign extension 16
→ 32 bits
Zero extension 16
→ 32 bits
LDM0
(reglist)
LDM1
(reglist)
* LDM
(reglist)
*3
D
8C
8D
*4
––––
(R15)
→ reglist,
R15 increment
(R15)
→ reglist,
R15 increment
(R15 + +)
→ reglist,
Load-multi R0 to R7
Load-multi R8 to R15
Load-multi R0 to R15
STM0
(reglist)
STM1
(reglist)
* STM2
(reglist)
*5
D
8E
8F
*6
––––
R15 decrement,
reglist
→ (R15)
R15 decrement,
reglist
→ (R15)
reglist
→ (R15 + +)
Store-multi R0 to R7
Store-multi R8 to R15
Store-multi R0 to R15
ENTER
#u10
*2
D
0F
1+a
–––– R14
→ (R15 – 4),
R15 – 4
→ R14,
R15 – u10
→ R15
Entrance processing
of function
LEAVE
E
9F – 9
b
– – – – R14 + 4
→ R15,
(R15 – 4)
→ R14
Exit processing of
function
XCHB
@Rj, Ri
A
8A
2a
– – – – Ri
→ TEMP,
(Rj)
→ Ri,
TEMP
→ (Rj)
For SEMAFO
management
Byte data
相關(guān)PDF資料
PDF描述
MB91F361G 32-BIT, MROM, 64 MHz, MICROCONTROLLER, PQFP208
MB91F368GA 32-BIT, FLASH, 64 MHz, RISC MICROCONTROLLER, PQFP120
MB91F465KAPMT-GSE2 32-BIT, FLASH, 80 MHz, RISC MICROCONTROLLER, PQFP120
MB91F467DBPFVS-GSE2 32-BIT, FLASH, 96 MHz, RISC MICROCONTROLLER, PQFP208
MB91F467DBPVS-GSE2 32-BIT, FLASH, 96 MHz, RISC MICROCONTROLLER, PQFP208
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MB91F362GAPFVS 制造商:FUJITSU 制造商全稱(chēng):Fujitsu Component Limited. 功能描述:32-bit RISC Microcontroller
MB91F362GAPFVS-G-N2E1 功能描述:IC MCU 32BIT 512KB FLASH 制造商:cypress semiconductor corp 系列:FR MB91360G 零件狀態(tài):在售 核心處理器:FR50 RISC 核心尺寸:32-位 速度:64MHz 連接性:CAN,I2C,串行輸入/輸出,UART/USART 外設(shè):DMA,POR,PWM,WDT I/O 數(shù):160 程序存儲(chǔ)容量:512KB(512K x 8) 程序存儲(chǔ)器類(lèi)型:閃存 EEPROM 容量:- RAM 容量:20K x 8 電壓 - 電源(Vcc/Vdd):4.25 V ~ 5.25 V 數(shù)據(jù)轉(zhuǎn)換器:A/D 8x10b,D/A 2x10b 振蕩器類(lèi)型:外部 工作溫度:-40°C ~ 85°C(TA) 標(biāo)準(zhǔn)包裝:24
MB91F362GAPVSR-GE1 制造商:FUJITSU 功能描述:
MB91F362GB 制造商:FUJITSU 制造商全稱(chēng):Fujitsu Component Limited. 功能描述:32-bit RISC Microcontroller
MB91F362GBPFVS 制造商:FUJITSU 制造商全稱(chēng):Fujitsu Component Limited. 功能描述:32-bit RISC Microcontroller