Index
MC68HC08AZ32
518
Index
MOTOROLA
initialization
. . . . . . . . . . . . .255
,
279
,
469
R
R8 bit (SCI received bit 8)
. . . . . . . . . . . . .197
RAM
. . . . . . . . . . . . . . . . . . . . . . . . . . .37
–
38
size
. . . . . . . . . . . . . . . . . . . . . . . . . .12
,
25
stack RAM
. . . . . . . . . . . . . . . . . . . . . . .57
RE bit (SCI receiver enable bit)
. . . . . . . . .195
reset
COP
. . . . . . . . . . . . . . . . . . . .80
,
149
,
154
external
. . . . . . . . . . . . . . . . . . . . . . . . .78
external reset pin (RST)
. . . . . . . . . . . . .17
illegal address
. . . . . . . . . . . . . . . . .81
,
93
illegal opcode
. . . . . . . . . . . . . . . . . .81
,
93
internal
. . . . . . . . . . . . . . . . . . . . . . . . .152
low-voltage inhibit (LVI)
. . . . . . . . . . . . .81
power-on
. . . . . . . . . . . . . . . . . . . .79
,
152
ROM
. . . . . . . . . . . . . . . . . . . . . . . . . . .39
–
40
security
. . . . . . . . . . . . . . . . . . . . . . . . . .40
size
. . . . . . . . . . . . . . . . . . . . . . . . . . . . .25
user ROM
. . . . . . . . . . . . . . . . . . . . . . . .39
RPF bit (SCI reception in progress flag bit)
. . .
204
RST pin
. . . . . . . . . . . . . . . . . . . . . . . . . . .151
during POR timeout
. . . . . . . . . . . . . . . .75
RTI instruction
. . . . . . . . . . . . . . . .58
,
60
,
130
RWU bit (SCI receiver wake-up bit)
. . . . .196
S
SBFCR
break clear flag enable bit (BCFE)
. . . . .93
SBK bit (SCI send break bit)
. . . . . . .176
,
196
SBSR
SIM break STOP/WAIT statur bit (SBSW)
.
91
SBSW
SBSR
. . . . . . . . . . . . . . . . . . . . . . . . . . .91
SBSW bit (SIM break stop/wait bit)
. . . . . .135
SCP1–SCP0 bits (SCI baud rate prescaler
bits)
. . . . . . . . . . . . . . . . . . . . . . . . .205
SCRF bit (SCI receiver full bit)
. . . . . . . . .200
SCRIE bit (SCI receiver interrupt enable bit)
. .
184
SCTE bit (SCI transmitter empty bit)
. . . . 175
,
177
,
191
,
194
,
199
SCTIE bit (SCI transmitter interrupt enable
bit)
. . . . . . . . . . . . . . . . .175
,
177
,
194
serial communications interface module (SCI)
baud rate
. . . . . . . . . . . . . . . . . . . . . . .170
baud rate register (SCBR)
. . . . . . . . . .205
character format
. . . . . . . . . . . . . . . . .193
control register 1 (SCC1)
. . .174
–
176
,
190
control register 2 (SCC2)
. . .175
–
176
,
193
control register 3 (SCC3)
. . .174
,
177
,
196
data register (SCDR)
. . . . . . . . . .175
,
204
error conditions
. . . . . . . . . . . . . . . . . .184
framing error
. . . . . . . . . . . . . . . .183
,
203
I/O pins
. . . . . . . . . . . . . . . . . . . . . . . .189
noise error
. . . . . . . . . . . . . . . . . . . . . .203
overrun error
. . . . . . . . . . . . . . . . . . . .198
parity error
. . . . . . . . . . . . . . . . . . . . . .185
status register 1 (SCS1)
. . . . . . .175
,
199
status register 2 (SCS2)
. . . . . . . . . . .203
serial peripheral interface module (SPI)
baud rate
. . . . . . . . . . . . . . . . . . . . . . .240
control register (SPCR)
. . . . . . . . . . . .237
data register (SPDR)
. . . . . . . . . . . . . .243
I/O pins
. . . . . . . . . . . . . . . . . . . . . . . .234
in stop mode
. . . . . . . . . . . . . . . . . . . .232
mode fault error
. . . . . . . . . . . . . . . . . .241
overflow error
. . . . . . . . . . . . . . . . . . . .241
slave select pin
. . . . . . . . . . . . . . . . . .240
status and control register (SPSCR)
. .240
SIM counter
power-on reset
. . . . . . . . . . . . . . . . . . . .82
reset states
. . . . . . . . . . . . . . . . . . . . . .82
stop mode recovery
. . . . . . . . . . . . . . . .82
SIMOSCEN signal
. . . . . . . . . . . . . . . . . . .99
SPE bit (SPI enable bit)
. . . . . . . . . . . . . .239
SPI timing
. . . . . . . . . . . . . . . . . . . . . . . . .399
SPMSTR bit (SPI master mode bit)
.234
,
238
SPR1[1:0] bits (SPI baud rate select bits)
.242
SPRF bit (SPI receiver full bit)
. . . . . . . . .240
SPRIE bit (SPI receiver interrupt enable bit)
.
237
SPTE bit (SPI transmitter empty bit)
. . . . .241