Advance Information
MC68HC08AS20
—
Rev. 4.1
8
Freescale Semiconductor
8.5.6
8.5.7
8.5.8
8.6
8.6.1
8.6.2
8.6.3
8.7
8.8
8.8.1
8.8.2
8.9
8.10
8.10.1
8.10.2
8.10.3
8.10.4
Crystal Output Frequency Signal (CGMXCLK). . . . . . . . .102
CGM Base Clock Output (CGMOUT) . . . . . . . . . . . . . . . .102
CGM CPU Interrupt (CGMINT) . . . . . . . . . . . . . . . . . . . . .102
CGM Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .103
PLL Control Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . .104
PLL Bandwidth Control Register. . . . . . . . . . . . . . . . . . . .106
PLL Programming Register. . . . . . . . . . . . . . . . . . . . . . . .108
Interrupts . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .109
Special Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .110
Wait Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .110
Stop Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .110
CGM During Break Interrupts. . . . . . . . . . . . . . . . . . . . . . . . .111
Acquisition/Lock Time Specifications . . . . . . . . . . . . . . . . . . .111
Acquisition/Lock Time Definitions . . . . . . . . . . . . . . . . . . .111
Parametric Influences on Reaction Time . . . . . . . . . . . . .113
Choosing a Filter Capacitor. . . . . . . . . . . . . . . . . . . . . . . .114
Reaction Time Calculation . . . . . . . . . . . . . . . . . . . . . . . .115
Section 9. System Integration Module (SIM)
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .117
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .118
SIM Bus Clock Control and Generation . . . . . . . . . . . . . . . . .121
Bus Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .121
Clock Startup from POR or LVI Reset. . . . . . . . . . . . . . . .121
Clocks in Stop Mode and Wait Mode . . . . . . . . . . . . . . . .122
Reset and System Initialization. . . . . . . . . . . . . . . . . . . . . . . .122
External Pin Reset. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .123
Active Resets from Internal Sources. . . . . . . . . . . . . . . . .124
9.4.2.1
Power-On Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .125
9.4.2.2
Computer Operating Properly (COP) Reset. . . . . . . . . .126
9.4.2.3
Illegal Opcode Reset . . . . . . . . . . . . . . . . . . . . . . . . . . .126
9.4.2.4
Illegal Address Reset. . . . . . . . . . . . . . . . . . . . . . . . . . .126
9.4.2.5
Low-Voltage Inhibit (LVI) Reset . . . . . . . . . . . . . . . . . . .126
9.1
9.2
9.3
9.3.1
9.3.2
9.3.3
9.4
9.4.1
9.4.2