參數(shù)資料
型號(hào): MC68HC908GR4MDW
廠商: FREESCALE SEMICONDUCTOR INC
元件分類: 微控制器/微處理器
英文描述: 8-BIT, FLASH, 8.2 MHz, MICROCONTROLLER, PDSO28
封裝: MS-013AE, SOIC-28
文件頁數(shù): 39/286頁
文件大?。?/td> 3708K
代理商: MC68HC908GR4MDW
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁當(dāng)前第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁
Functional Description
MC68HC908GR8 MC68HC908GR4 Data Sheet, Rev. 7
Freescale Semiconductor
133
The monitor code has been updated from previous versions to allow enabling the PLL to generate the
internal clock, provided the reset vector is blank, when the device is being clocked by a low-frequency
crystal. This addition, which is enabled when IRQ is held low out of rest, is intended to support serial
communication/ programming at 9600 baud in monitor mode by stepping up the external frequency
(assumed to be 32.768 kHz) by a fixed amount to generate the desired internal frequency (2.4576 MHz).
Since this feature is enabled only when IRQ is held low out of reset, it cannot be used when the reset
vector is not blank because entry into monitor mode in this case requires VTST on IRQ.
15.3.1 Entering Monitor Mode
Table 15-1 shows the pin conditions for entering monitor mode. As specified in the table, monitor mode
may be entered after a power-on reset (POR) and will allow communication at 9600 baud provided one
of the following sets of conditions is met:
1.
If $FFFE and $FFFF contain values not cared:
The external clock is 9.8304 MHz
–IRQ = VTST (PLL off)
2.
If $FFFE and $FFFF contain $FF, blank state:
The external clock is 9.8304 MHz
–IRQ = VDD (this can be implemented through the internal IRQ pullup; PLL off)
3.
If $FFFE and $FFFF contain $FF, blank state:
The external clock is 32.768 kHz (crystal)
–IRQ = VSS (this setting initiates the PLL to boost the external 32.768 kHz to an internal bus
frequency of 2.4576 MHz)
If entering monitor mode with VTST applied on IRQ (condition set 1), the CGMOUT frequency is equal to
the CGMXCLK frequency and the OSC1 input directly generates internal bus clocks. In this case, the
OSC1 signal must have a 50% duty cycle at maximum bus frequency.
If entering monitor mode without high voltage applied on IRQ (condition set 2 or 3, where applied voltage
is either VDD or VSS), then all port B pin requirements and conditions, are not in effect. This is to reduce
circuit requirements when performing in-circuit programming.
NOTE
If the reset vector is blank and monitor mode is entered, the chip will see an
additional reset cycle after the initial POR reset. Once the part has been
programmed, the traditional method of applying a voltage, VTST, to IRQ
must be used to enter monitor mode.
The COP module is disabled in monitor mode based on these conditions:
If monitor mode was entered as a result of the reset vector being blank (condition set 2 or 3), the
COP is always disabled regardless of the state of IRQ or RST.
If monitor mode was entered with VTST on IRQ (condition set 1), then the COP is disabled as long
as VTST is applied to either IRQ or RST.
The second condition states that as long as VTST is maintained on the IRQ pin after entering monitor
mode, or if VTST is applied to RST after the initial reset to get into monitor mode (when VTST was applied
to IRQ), then the COP will be disabled. In the latter situation, after VTST is applied to the RST pin, VTST
can be removed from the IRQ pin in the interest of freeing the IRQ for normal functionality in monitor
mode.
相關(guān)PDF資料
PDF描述
MC68HC908GR4VDW 8-BIT, FLASH, 8.2 MHz, MICROCONTROLLER, PDSO28
MC908GR8CDWR2 8-BIT, FLASH, 8.2 MHz, MICROCONTROLLER, PDSO28
MC908GR4MDWR2 8-BIT, FLASH, 8.2 MHz, MICROCONTROLLER, PDSO28
MC68HC908GR4CFA 8-BIT, FLASH, 8.2 MHz, MICROCONTROLLER, PQFP32
MC68HC908GR8MP 8-BIT, FLASH, 8.2 MHz, MICROCONTROLLER, PDIP28
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68HC908GR8ACFA 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Motorola Inc 功能描述: 制造商:MOTOROLA 功能描述:
MC68HC908GR8AMFA 制造商:Rochester Electronics LLC 功能描述:- Bulk
MC68HC908GR8AVFA 制造商:Rochester Electronics LLC 功能描述:- Bulk
MC68HC908GR8CB 制造商:Rochester Electronics LLC 功能描述:8 BIT MCU, 7.5K FLASH - Bulk
MC68HC908GR8CD 功能描述:8位微控制器 -MCU 8 Bit 8MHz RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT