• <dfn id="danld"><input id="danld"></input></dfn>
    <dd id="danld"></dd>
  • <i id="danld"><label id="danld"></label></i>
  • <thead id="danld"><delect id="danld"></delect></thead>
  • 參數(shù)資料
    型號: MC9S08RD16P
    廠商: FREESCALE SEMICONDUCTOR INC
    元件分類: 微控制器/微處理器
    英文描述: 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PDIP28
    封裝: PLASTIC, DIP-28
    文件頁數(shù): 115/234頁
    文件大?。?/td> 1743K
    代理商: MC9S08RD16P
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁當(dāng)前第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁
    Development Support
    MC9S08RC/RD/RE/RG Data Sheet, Rev. 1.11
    Freescale Semiconductor
    201
    15.4.3.7
    Debug Control Register (DBGC)
    This register can be read or written at any time.
    76543210
    R
    DBGEN
    ARM
    TAG
    BRKEN
    RWA
    RWAEN
    RWB
    RWBEN
    W
    Reset
    00000000
    Figure 15-7. Debug Control Register (DBGC)
    Table 15-4. DBGC Register Field Descriptions
    Field
    Description
    7
    DBGEN
    Debug Module Enable — Used to enable the debug module. DBGEN cannot be set to 1 if the MCU is secure.
    0 DBG disabled
    1 DBG enabled
    6
    ARM
    Arm Control — Controls whether the debugger is comparing and storing information in the FIFO. A write is used
    to set this bit (and ARMF) and completion of a debug run automatically clears it. Any debug run can be manually
    stopped by writing 0 to ARM or to DBGEN.
    0 Debugger not armed
    1 Debugger armed
    5
    TAG
    Tag/Force Select — Controls whether break requests to the CPU will be tag or force type requests. If
    BRKEN = 0, this bit has no meaning or effect.
    0 CPU breaks requested as force type requests
    1 CPU breaks requested as tag type requests
    4
    BRKEN
    Break Enable — Controls whether a trigger event will generate a break request to the CPU. Trigger events can
    cause information to be stored in the FIFO without generating a break request to the CPU. For an end trace, CPU
    break requests are issued to the CPU when the comparator(s) and R/W meet the trigger requirements. For a
    begin trace, CPU break requests are issued when the FIFO becomes full. TRGSEL does not affect the timing of
    CPU break requests.
    0 CPU break requests not enabled
    1 Triggers cause a break request to the CPU
    3
    RWA
    R/W Comparison Value for Comparator A — When RWAEN = 1, this bit determines whether a read or a write
    access qualies comparator A. When RWAEN = 0, RWA and the R/W signal do not affect comparator A.
    0 Comparator A can only match on a write cycle
    1 Comparator A can only match on a read cycle
    2
    RWAEN
    Enable R/W for Comparator A — Controls whether the level of R/W is considered for a comparator A match.
    0 R/W is not used in comparison A
    1 R/W is used in comparison A
    1
    RWB
    R/W Comparison Value for Comparator B — When RWBEN = 1, this bit determines whether a read or a write
    access qualies comparator B. When RWBEN = 0, RWB and the R/W signal do not affect comparator B.
    0 Comparator B can match only on a write cycle
    1 Comparator B can match only on a read cycle
    0
    RWBEN
    Enable R/W for Comparator B — Controls whether the level of R/W is considered for a comparator B match.
    0 R/W is not used in comparison B
    1 R/W is used in comparison B
    相關(guān)PDF資料
    PDF描述
    MC9S08RC60CFJ 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PQFP32
    MC9S08RD60FG 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PQFP44
    MC9S08RD8CDW 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PDSO28
    MC9S08RD8CFG 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PQFP44
    MC9S08RE32FG 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PQFP44
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    MC9S08RD16PE 功能描述:8位微控制器 -MCU 8 BIT 16K FLASH RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    MC9S08RD32 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Microcontrollers
    MC9S08RD32CDWE 功能描述:8位微控制器 -MCU AQUILA SOIC LEAD FREE RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    MC9S08RD32CFDE 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Microcontrollers
    MC9S08RD32CFGE 功能描述:IC MCU 32K FLASH 8MHZ 44-LQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - 微控制器, 系列:S08 標準包裝:1 系列:87C 核心處理器:MCS 51 芯體尺寸:8-位 速度:16MHz 連通性:SIO 外圍設(shè)備:- 輸入/輸出數(shù):32 程序存儲器容量:8KB(8K x 8) 程序存儲器類型:OTP EEPROM 大小:- RAM 容量:256 x 8 電壓 - 電源 (Vcc/Vdd):4 V ~ 6 V 數(shù)據(jù)轉(zhuǎn)換器:- 振蕩器型:外部 工作溫度:0°C ~ 70°C 封裝/外殼:44-DIP 包裝:管件 其它名稱:864285