MPC5604P Microcontroller Data Sheet, Rev. 5
Preliminary—Subject to Change Without Notice
Freescale Semiconductor
6
2
Package pinouts and signal descriptions
2.1
Package pinouts
The LQFP pinouts are shown in the following figures.
Figure 2. 144-pin LQFP pinout (top view)1
1. Availability of port pin alternate functions depends on product selection
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
144
143
142
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
NMI
IRQ6/dspi1 SCK/A[6]
flexray0 CA RX/etimer1 ETC[2]/ctu0 EXT TRG/D[1]
nexus0 MDO[3]/F[4]
nexus0 MDO[2]/F[5]
VDD_HV_IO0
VSS_HV_IO0
nexus0 MDO[1]/F[6]
nexus0 MDO 0
IRQ7/dspi1 SOUT/A[7]
IRQ22/sscm DEBUG[4]/dspi0 CS0/flexpwm0 X[1]/C[4]
IRQ8/dspi1 SIN/A[8]
IRQ23/sscm DEBUG[5]/dspi0 SCK/flexpwm0 FAULT[3]/C[5]
IRQ5/dspi1 CS0/etimer1 ETC[5]/dspi0 CS7/A[5]
sscm DEBUG[7]/dspi0 SIN/flexpwm0 A[1]/C[7]
IRQ21/dspi0 CS1/etimer1 ETC[4]/lin1 TXD/C[3]
VSS_LV_COR0
VDD_LV_COR0
nexus0 MCKO/F[7]
nexus0 MSEO1/F[8]
VDD_HV_IO1
VSS_HV_IO1
nexus0 MSEO0/F[9]
nexus0 EVTO/F[10]
nexus0 EVTI/F[11]
flexpwm0 X[0]/lin1 TXD/D[9]
VDD_HV_OSC
VSS_HV_OSC
XTAL
EXTAL
RESET
dspi1 CS2/flexpwm0 FAULT[3]/dspi0 CS5/D[8]
dspi0 CS3/fcu0 F[0]/dspi3 SOUT/D[5]
dspi0 CS2/dspi3 SCK/flexpwm0 FAULT[1]/D[6]
VSS_LV_PLL
VDD_LV_PLL
A[4]/etimer1 ETC[0]/dspi2 CS1/etimer0 ETC[4]/FAB/IRQ4
VPP TEST
F[12]/etimer1 ETC[3]
D[14]/flexpwm0 B[1]/dspi3 CS3/dspi3 SIN
G[3]/flexpwm0 A[2]
C[14]/etimer1 ETC[2]/ctu0 EXT TGR
G[2]/flexpwm0 X[2]
C[13]/etimer1 ETC[1]/ctu0 EXT IN/flexpwm0 ext. sync
G[4]/flexpwm0 B[2]
D[12]/flexpwm0 X[1]/lin1 RXD
G[6]/flexpwm0 A[3]
VDD_HV_FL
VSS_HV_FL
D[13]/flexpwm0 A[1]/dspi3 CS2/dspi3 SOUT
VSS_LV_COR1
VDD_LV_COR1
A[3]/etimer0 ETC[3]/dspi2 CS0/flexpwm0 B[3]/ABS1/IRQ3
VDD_HV_IO2
VSS_HV_IO2
jtag0 TDO
jtag0 TCK
jtag0 TMS
jtag0 TDI
G[5]/flexpwm0 X[3]
A[2]/etimer0 ETC[2]/dspi2 SIN/flexpwm0 A[3]/ABS0/IQR2
G[7]/flexpwm0 B[3]
C[12]/etimer0 ETC[5]/dspi2 CS3/dspi3 CS1
G[8]/flexpwm0 FAULT[0]
C[11]/etimer0 ETC[4]/dspi2 CS2/dspi3 CS0
G[9]/flexpwm0 FAULT[1]
D[11]/flexpwm0 B[0]/dspi3 CS1/dspi3 SCK
G[10]/flexpwm0 FAULT[2]
D[10]/flexpwm0 A[0]/dspi3 CS0
G[11]/flexpwm0 FAULT[3]
A[1]/etimer0 ETC[1]/dspi2 SOUT/fcu0 F[1]/IRQ1
A[0]/etimer0 ETC[0]/dspi2 SCK/fcu0 F[0]/IRQ0
ds
pi
1
CS
3
/fc
u
0
F[1
]/
dspi
3
SI
N
/dspi
0
CS
4
/D[
7
]
IR
Q3
0
/f
c
u0
F[
0]/
G[
0
]
adc0
A
N
[4
]/
E[
1
]
adc0
A
N
[6
]/
E[
3
]
ad
c
0
A
N
[2
]/
C[
1
]
adc0
A
N
[7
]/
E[
4
]
adc0
A
N
[0
]/
lin
0
RX
D
/B[
7
]
adc0
A
N
[8
]/
E[
5
]
ad
c
0
A
N
[3
]/
C[
2
]
adc0
A
N
[9
]/
E[
6
]
adc0
AN
[1
]/
et
im
er
0
ET
C[
5]/
B[
8
]
ad
c
0
A
N
[10]
/E[
7
]
adc0
A
N
[5
]/
E[
2
]
V
D
_H
V_AD
0
V
S
_
HV
_
A
D0
adc
0-
ad
c1
A
N
[11]
/B[
9
]
adc0
-adc1
A
N
[12]
/B
[10]
adc0
-adc1
A
N
[13]
/B
[11]
adc0
-adc1
A
N
[14]
/B
[12]
V
D
_H
V_AD
1
V
S
_
HV
_
A
D1
ad
c1
A
N
[4
]/
D
[15]
adc1
A
N
[6
]/
E[
8
]
adc1
A
N
[0
]/
lin
1
RX
D/
B
[13]
adc1
A
N
[7
]/
E[
9
]
IR
Q
20/
ad
c1
A
N
[2
]/
B
[15]
a
d
c1
AN
[8
]/
E[
10]
IR
Q1
9
/adc1
AN
[1
]/
et
im
er
0
ET
C[
4]/
B
[14]
ad
c
1
AN
[9
]/
E[
11]
ad
c
1
A
N
[3
]/
C[
0
]
ad
c1
A
N
[10]
/E[
12]
adc1
A
N
[5
]/
E[
0
]
BC
T
R
L
V
D
_
LV
_
RE
GC
OR
V
SS
_
LV
_
RE
GC
OR
V
DD
_
H
V
_
REG
A
[15]
/saf
e
ty
por
t0
RX
D/
et
im
er
1
ETC
[5]
/I
R
Q
14
A
[14]
/saf
e
ty
por
t0
TX
D/
et
im
er
1
E
T
C
[4]
/I
R
Q
13
C[
6
]/
dspi
0
SO
UT/
fl
e
x
p
w
m
0
B[
1
]/
sscm
D
EBU
G[
6
]/I
RQ
2
4
G[
1
]/
fc
u
0
F
[1
]/I
RQ
3
1
D[
2
]/
fl
e
x
ra
y
0
CB
R
X
/et
im
er
1
ET
C[
3]/
fl
e
x
p
w
m0
X[
3
]
F[
3]
/fl
e
x
ra
y
0
D
B
G3
/dspi
3
CS
0
B[
6
]/C
L
K
OU
T/
dspi
2
C
S
2
/IR
Q1
8
F[
2]
/fl
e
x
ra
y
0
D
B
G2
/dspi
3
CS
1
A
[13]
/dsp
i2
SI
N/
fl
e
x
p
w
m0
B[
2]
/fl
e
x
p
w
m0
F
A
UL
T[
0
]/I
RQ
1
2
F[
1]
/f
le
x
ra
y0
DBG
1
/dspi
3
C
S
2
/IR
Q2
9
A[
9
]/
dspi
2
CS1
/fl
e
x
p
w
m0
FA
U
LT
[0
]/
fl
e
x
p
w
m
0
B[
3]
F[
0]
/fl
e
x
ra
y
0
D
B
G0
/dspi
3
C
S
3
/IR
Q2
8
V
SS
_L
V_C
O
R2
V
D
_
LV
_
CO
R2
C[
8
]/
dspi
1
CS1
/fl
e
x
p
w
m0
FA
U
LT
[2
]/
dspi
0
CS
6
D[
4
]/
fl
e
x
ra
y
0
CB
T
R
EN/
et
im
er
1
ET
C
[5
]/
fl
e
x
p
w
m0
B[3
]
D[
3
]/
fl
e
x
ra
y
0
CB
T
X
/et
im
e
r1
ETC
[4
]/
fl
e
x
p
w
m0
A[
3]
V
SS
_HV_
IO
3
V
DD
_
H
V
_
IO
3
D[
0
]/
fl
e
x
ra
y
0
CA
T
X
/et
im
e
r1
ETC
[1
]/
fl
e
x
p
w
m0
B[
1]
C
[15]
/fl
e
x
ra
y
0
CA
T
R
EN
/et
im
er
1
ET
C[
0
]/
fl
e
x
p
w
m0
A[
1]/
ct
u
0
E
X
T
IN
/fl
e
x
p
w
m0
e
x
t.
sync
C[
9
]/
dspi
2
CS3
/fl
e
x
p
w
m0
FA
U
LT
[2
]/
fl
e
x
p
w
m
0
X[
3]
A
[12]
/dsp
i2
SO
UT/
fl
e
x
p
w
m0
A[
2
]/
fl
e
x
p
w
m0
B[
2]
/I
R
Q
11
E[
15]
/dspi
3
SI
N/
IR
Q2
7
A
[11]
/dsp
i2
SC
K/
fl
e
x
p
w
m
0
A[
0]/
fl
e
x
p
w
m0
A
[2]
/I
R
Q
10
E[
14]
/dspi
3
S
O
U
T
/I
RQ2
6
A
[10]
/dsp
i2
CS
0
/fl
e
x
p
w
m0
B[0
]/
fl
e
x
p
w
m0
X[
2]
/I
R
Q
9
E[
13]
/dspi
3
S
C
K/
IR
Q2
5
B[
3
]/
lin0
RX
D/
sscm
DE
BUG
[3
]
F[
14]
/li
n
1
TXD
B[
2
]/
lin
0
TX
D/
sscm
D
E
B
U
G
[2
]/
IR
Q1
7
F[
15]
/li
n
1
RX
D
F[
13]
/et
im
er
1
ET
C[
4
]
C
[10]
/dsp
i2
CS
2
/fl
e
x
p
w
m0
FA
U
LT
[1
]/
fl
e
x
p
w
m0
A[
3]
B[
1
]/
can0
RX
D/
et
im
er
1
ET
C[
3
]/
sscm
D
EBU
G[
1
]/I
RQ
1
6
B[
0
]/
can0
TX
D/
et
im
er
1
ET
C
[2
]/
sscm
D
E
B
U
G
[0]
/I
R
Q
15
144 LQFP