• <var id="uziva"></var>
    <code id="uziva"></code>
    參數(shù)資料
    型號(hào): MR83C154DXXX-16P883D
    廠商: TEMIC SEMICONDUCTORS
    元件分類: 微控制器/微處理器
    英文描述: 8-BIT, MROM, 16 MHz, MICROCONTROLLER, CQCC44
    文件頁數(shù): 252/287頁
    文件大小: 12910K
    代理商: MR83C154DXXX-16P883D
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁當(dāng)前第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁
    67
    8272E–AVR–04/2013
    ATmega164A/PA/324A/PA/644A/PA/1284/P
    13. External Interrupts
    13.1
    Overview
    The External Interrupts are triggered by the INT2:0 pin or any of the PCINT31:0 pins. Observe
    that, if enabled, the interrupts will trigger even if the INT2:0 or PCINT31:0 pins are configured as
    outputs. This feature provides a way of generating a software interrupt.
    The Pin change interrupt PCI3 will trigger if any enabled PCINT31:24 pin toggle, Pin change
    interrupt PCI2 will trigger if any enabled PCINT23:16 pin toggles, Pin change interrupt PCI1 if
    any enabled PCINT15:8 toggles and Pin change interrupts PCI0 will trigger if any enabled
    PCINT7:0 pin toggles. PCMSK3, PCMSK2, PCMSK1 and PCMSK0 Registers control which pins
    contribute to the pin change interrupts. Pin change interrupts on PCINT31:0 are detected asyn-
    chronously. This implies that these interrupts can be used for waking the part also from sleep
    modes other than Idle mode.
    In order for a pin change interrupt (PCINT) to be generated, the device must have an active I/O
    clock. As shown in Table 10-1 on page 42, the I/O clock domain is active in Idle Mode, but not in
    deeper sleep modes. In sleep modes deeper than Idle Mode, a toggled pin must remain in its
    toggled state until the device has fully woken up. See Section 9. ”System clock and clock
    options” on page 30 for wake up times. If the pin toggles back to its initial state during wake up,
    the device will still complete the procedure, but will not generate an interrupt once awake.
    The External Interrupts can be triggered by a falling or rising edge or a low level. This is set up
    as indicated in the specification for the External Interrupt Control Registers – EICRA (INT2:0).
    When the external interrupt is enabled and is configured as level triggered, the interrupt will trig-
    ger as long as the pin is held low. Low level interrupts and the edge interrupt on INT2:0 are
    detected asynchronously. This implies that these interrupts can be used for waking the part also
    from sleep modes other than Idle mode. The I/O clock is halted in all sleep modes except Idle
    mode.
    Note that if a level triggered interrupt is used for wake-up from Power-down, the required level
    must be held long enough for the MCU to complete the wake-up to trigger the level interrupt. If
    the level disappears before the end of the Start-up Time, the MCU will still wake up, but no inter-
    rupt will be generated. The start-up time is defined by the SUT and CKSEL Fuses as described
    13.2
    Register description
    13.2.1
    EICRA – External Interrupt Control Register A
    The External Interrupt Control Register A contains control bits for interrupt sense control.
    Bits 7:6 – Reserved
    These bits are reserved in the ATmega164A/164PA/324A/324PA/644A/644PA/1284/1284P,
    and will always read as zero.
    Bit
    76543210
    ISC21
    ISC20
    ISC11
    ISC10
    ISC01
    ISC00
    EICRA
    Read/Write
    R
    R/W
    Initial Value
    00000000
    相關(guān)PDF資料
    PDF描述
    MR80C32-36/883 8-BIT, 36 MHz, MICROCONTROLLER, CQCC44
    MR83C154XXX-20P883 8-BIT, MROM, 20 MHz, MICROCONTROLLER, CQCC44
    90USB162-16AU 8-BIT, FLASH, 16 MHz, RISC MICROCONTROLLER, PQFP32
    MQ83C154DXXX-20P883 8-BIT, MROM, 20 MHz, MICROCONTROLLER, CQFP44
    MC80C32E-12/883D 8-BIT, 12 MHz, MICROCONTROLLER, CDIP40
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    MR83C154-L16 制造商:TEMIC 制造商全稱:TEMIC Semiconductors 功能描述:CMOS 0 to 36 MHz Single Chip 8-bit Microcontroller
    MR83C154T-12 制造商:TEMIC 制造商全稱:TEMIC Semiconductors 功能描述:CMOS 0 to 36 MHz Single Chip 8-bit Microcontroller
    MR83C154T-16 制造商:TEMIC 制造商全稱:TEMIC Semiconductors 功能描述:CMOS 0 to 36 MHz Single Chip 8-bit Microcontroller
    MR83C154T-20 制造商:TEMIC 制造商全稱:TEMIC Semiconductors 功能描述:CMOS 0 to 36 MHz Single Chip 8-bit Microcontroller
    MR83C154T-25 制造商:TEMIC 制造商全稱:TEMIC Semiconductors 功能描述:CMOS 0 to 36 MHz Single Chip 8-bit Microcontroller