<dfn id="hsi5e"><input id="hsi5e"></input></dfn>
    參數(shù)資料
    型號: OR2C06A-3M208
    廠商: Electronic Theatre Controls, Inc.
    元件分類: FPGA
    英文描述: Field-Programmable Gate Arrays
    中文描述: 現(xiàn)場可編程門陣列
    文件頁數(shù): 152/192頁
    文件大?。?/td> 3148K
    代理商: OR2C06A-3M208
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁當(dāng)前第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
    62
    Lucent Technologies Inc.
    Data Sheet
    ORCA Series 2 FPGAs
    June 1999
    Estimating Power Dissipation (continued)
    OR2C06A Clock Power
    P
    = [0.63 mW/MHz
    + (0.25 mW/MHz – Branch) (# Branches)
    + (0.022 mW/MHz – PFU) (# PFUs)
    + (0.006 mW/MHz – SMEM_PFU)
    (# SMEM_PFUs)] fCLK
    For a quick estimate, the worst-case (typical circuit)
    OR2C06A clock power
    ≈ 5.3 mW/MHz.
    OR2C08A Clock Power
    P
    = [0.65 mW/MHz
    + (0.29 mW/MHz – Branch) (# Branches)
    + (0.022 mW/MHz – PFU) (# PFUs)
    + (0.006 mW/MHz – SMEM_PFU)
    (# SMEM_PFUs)] fCLK
    For a quick estimate, the worst-case (typical circuit)
    OR2C08A clock power
    ≈ 6.6 mW/MHz.
    OR2C10A Clock Power
    P
    = [0.66 mW/MHz
    + (0.32 mW/MHz – Branch) (# Branches)
    + (0.022 mW/MHz – PFU) (# PFUs)
    + (0.006 mW/MHz – SMEM_PFU)
    (# SMEM_PFUs)] fCLK
    For a quick estimate, the worst-case (typical circuit)
    OR2C10A clock power
    ≈ 8.6 mW/MHz.
    OR2C12A Clock Power
    P
    = [0.68 mW/MHz
    + (0.35 mW/MHz – Branch) (# Branches)
    + (0.022 mW/MHz – PFU) (# PFUs)
    + (0.006 mW/MHz – SMEM_PFU)
    (# SMEM_PFUs)] fCLK
    For a quick estimate, the worst-case (typical circuit)
    OR2C12A clock power
    ≈ 10.5 mW/MHz.
    OR2C15A Clock Power
    P
    = [0.69 mW/MHz
    + (0.38 mW/MHz – Branch) (# Branches)
    + (0.022 mW/MHz – PFU) (# PFUs)
    + (0.006 mW/MHz – SMEM_PFU)
    (# SMEM_PFUs)] fCLK
    For a quick estimate, the worst-case (typical circuit)
    OR2C15A clock power
    ≈ 12.7 mW/MHz.
    OR2C26A Clock Power
    P
    = [0.73 mW/MHz
    + (0.44 mW/MHz – Branch) (# Branches)
    + (0.022 mW/MHz – PFU) (# PFUs)
    + (0.006 mW/MHz – SMEM_PFU)
    (# SMEM_PFUs)] fCLK
    For a quick estimate, the worst-case (typical circuit)
    OR2C26A clock power
    ≈ 17.8 mW/MHz.
    OR2C40A Clock Power
    P
    = [0.77 mW/MHz
    + (0.53 mW/MHz – Branch) (# Branches)
    + (0.022 mW/MHz – PFU) (# PFUs)
    + (0.006 mW/MHz – SMEM_PFU)
    (# SMEM_PFUs)] fCLK
    For a quick estimate, the worst-case (typical circuit)
    OR2C40A clock power
    ≈ 26.6 mW/MHz.
    The power dissipated in a PIC is the sum of the power
    dissipated in the four I/Os in the PIC. This consists of
    power dissipated by inputs and ac power dissipated by
    outputs. The power dissipated in each I/O depends on
    whether it is configured as an input, output, or input/
    output. If an I/O is operating as an output, then there is
    a power dissipation component for PIN, as well as
    POUT. This is because the output feeds back to the
    input.
    The power dissipated by a TTL input buffer is estimated
    as:
    PTTL = 2.2 mW + 0.17 mW/MHz
    The power dissipated by an input buffer is estimated
    as:
    PCMOS = 0.17 mW/MHz
    The ac power dissipation from an output or bidirec-
    tional is estimated by the following:
    POUT = (CL + 8.8 pF) x VDD2 x F Watts
    where the unit for CL is farads, and the unit for F is Hz.
    As an example of estimating power dissipation,
    suppose that a fully utilized OR2C15A has an average
    of three outputs for each of the 400 PFUs, that all
    20 clock branches are used, that 150 of the 400 PFUs
    have FFs clocked at 40 MHz (16 of which are operating
    in a synchronous memory mode), and that the PFU
    outputs have an average activity factor of 20%.
    Twenty TTL-configured inputs, 20 CMOS-configured
    inputs, 32 outputs driving 30 pF loads, and 16 bidirec-
    tional I/Os driving 50 pF loads are also generated from
    the 40 MHz clock with an average activity factor of
    20%. The worst-case (VDD = 5.25 V) power dissipation
    is estimated as follows:
    PPFU = 400 x 3 (0.16 mW/MHz x 20 MHz x 20%)
    = 768 mW
    相關(guān)PDF資料
    PDF描述
    OR2C06A-3M208I Field-Programmable Gate Arrays
    OR2C06A-3M240 Field-Programmable Gate Arrays
    OR2C06A-3M240I Ceramic Chip Capacitors / MIL-PRF-55681; Capacitance [nom]: 3900pF; Working Voltage (Vdc)[max]: 100V; Capacitance Tolerance: +/-10%; Dielectric: Multilayer Ceramic; Temperature Coefficient: X7R (BX); Lead Style: Surface Mount Chip; Lead Dimensions: 1805; Termination: Solder Coated SnPb; Body Dimensions: 0.180&quot; x 0.050&quot; x 0.055&quot;; Container: Bag; Features: MIL-PRF-55681: M Failure Rate
    OR2C06A-3M256 Field-Programmable Gate Arrays
    OR2C06A-3M256I Field-Programmable Gate Arrays
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    OR2C06A-3M208I 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays
    OR2C06A-3M240 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays
    OR2C06A-3M240I 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays
    OR2C06A-3M256 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays
    OR2C06A-3M256I 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays