• <pre id="2smow"><menu id="2smow"><wbr id="2smow"></wbr></menu></pre>
  • 參數(shù)資料
    型號: OR2C08A-6S208I
    廠商: Electronic Theatre Controls, Inc.
    元件分類: FPGA
    英文描述: Field-Programmable Gate Arrays
    中文描述: 現(xiàn)場可編程門陣列
    文件頁數(shù): 145/192頁
    文件大?。?/td> 3148K
    代理商: OR2C08A-6S208I
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁當前第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
    Data Sheet
    ORCA Series 2 FPGAs
    June 1999
    56
    Lucent Technologies Inc.
    Special Function Blocks (continued)
    There are four
    ORCA-defined instructions. The PLC
    scan rings 1 and 2 (PSR1, PSR2) allow user-defined
    internal scan paths using the PLC latches/FFs. The
    RAM_Write Enable (RAM_W) instruction allows the
    user to serially configure the FPGA through TDI. The
    RAM_Read Enable (RAM_R) allows the user to read
    back RAM contents on TDO after configuration.
    ORCA Boundary-Scan Circuitry
    The
    ORCA Series boundary-scan circuitry includes a
    test access port controller (TAPC), instruction register
    (IR), boundary-scan register (BSR), and bypass regis-
    ter. It also includes circuitry to support the four pre-
    defined instructions.
    Figure 49 shows a functional diagram of the boundary-
    scan circuitry that is implemented in the
    ORCA series.
    The input pins’ (TMS, TCK, and TDI) locations vary
    depending on the part, and the output pin is the dedi-
    cated TDO/RD_DATA output pad. Test data in (TDI) is
    the serial input data. Test mode select (TMS) controls
    the boundary-scan test access port controller (TAPC).
    Test clock (TCK) is the test clock on the board.
    The BSR is a series connection of boundary-scan cells
    (BSCs) around the periphery of the IC. Each I/O pad on
    the FPGA, except for CCLK, DONE, and the boundary-
    scan pins (TCK, TDI, TMS, and TDO), is included in
    the BSR. The first BSC in the BSR (connected to TDI)
    is located in the first PIC I/O pad on the left of the top
    side of the FPGA (PTA PIC). The BSR proceeds clock-
    wise around the top, right, bottom, and left sides of the
    array. The last BSC in the BSR (connected to TDO) is
    located on the top of the left side of the array (PLA3).
    The bypass instruction uses a single FF which resyn-
    chronizes test data that is not part of the current scan
    operation. In a bypass instruction, test data received on
    TDI is shifted out of the bypass register to TDO. Since
    the BSR (which requires a two FF delay for each pad)
    is bypassed, test throughput is increased when devices
    that are not part of a test operation are bypassed.
    The boundary-scan logic is enabled before and during
    configuration. After configuration, a configuration
    option determines whether or not boundary-scan logic
    is used.
    The 32-bit boundary-scan identification register con-
    tains the manufacturer’s ID number, unique part num-
    ber, and version, but is not implemented in the
    ORCA
    series of FPGAs. If boundary scan is not used, TMS,
    TDI, and TCK become user I/Os, and TDO is 3-stated
    or used in the readback operation.
    5-2840(C).r7
    Figure 49.
    ORCA Series Boundary-Scan Circuitry Functional Diagram
    TAP
    CONTROLLER
    BOUNDARY-SCAN REGISTER
    PSR2 REGISTER (PLCs)
    BYPASS REGISTER
    DATA
    MUX
    INSTRUCTION DECODER
    INSTRUCTION REGISTER
    M
    U
    X
    RESET
    CLOCK-IR
    SHIFT-IR
    UPDATE-IR
    PUR
    TDO
    SELECT
    ENABLE
    RESET
    CLOCK-DR
    SHIFT-DR
    UPDATE-DR
    TDI
    DATA REGISTERS
    PSR1 REGISTER (PLCs)
    CONFIGURATION REGISTER
    (RAM_R, RAM_W)
    I/O BUFFERS
    VDD
    TMS
    VDD
    TCK
    VDD
    PRGM
    VDD
    相關PDF資料
    PDF描述
    OR2C08A-6S240 Field-Programmable Gate Arrays
    OR2C08A-6S240I Field-Programmable Gate Arrays
    OR2C08A-6S256 Field-Programmable Gate Arrays
    OR2C08A-6S256I Field-Programmable Gate Arrays
    OR2C08A-7BC84I Field-Programmable Gate Arrays
    相關代理商/技術參數(shù)
    參數(shù)描述
    OR2C10A3BA256I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 1024 LUT 256 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2C10A3BA352I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2C10A3J160I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 1024 LUT 256 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2C10A3S208I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 1024 LUT 256 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2C10A4BA256-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 1024 LUT 256 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256