參數(shù)資料
型號(hào): OR2C10A-7M256I
廠商: Electronic Theatre Controls, Inc.
元件分類: FPGA
英文描述: Field-Programmable Gate Arrays
中文描述: 現(xiàn)場(chǎng)可編程門(mén)陣列
文件頁(yè)數(shù): 186/192頁(yè)
文件大?。?/td> 3148K
代理商: OR2C10A-7M256I
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)當(dāng)前第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)
Data Sheet
June 1999
ORCA Series 2 FPGAs
Lucent Technologies Inc.
93
P3
PL10D
PL11D
PL12D
PL13D
PL14D
I/O-A12
R2
PL10C
PL11C
PL12C
PL13B
PL14B
I/O
T1
PL10B
PL11B
PL12B
PL14D
PL15D
I/O
P4
PL10A
PL11A
PL13D
PL14B
PL15B
I/O-A13
R3
PL11D
PL12D
PL13B
PL14A
PL15A
I/O
T2
PL11C
PL12C
PL13A
PL15D
PL16D
I/O
U1
PL11B
PL12B
PL14D
PL15B
PL16B
I/O
T3
PL11A
PL12A
PL14C
PL16D
PL17D
I/O-A14
U2
PL13D
PL15D
PL17D
PL18D
I/O-VDD5
V1
PL12D
PL13C
PL15C
PL17C
PL18C
I/O
T4
PL12C
PL13B
PL15B
PL17B
PL18A
I/O
U3
PL12B
PL13A
PL15A
PL17A
PL19D
I/O
V2
PL14D
PL16D
PL18D
PL19C
I/O
W1
PL14C
PL16C
PL18C
PL19A
I/O
V3
PL14B
PL16B
PL18B
PL20D
I/O
W2
PL12A
PL14A
PL16A
PL18A
PL20A
I/O-A15
Y1
CCLK
Y2
PB1A
I/O-A16
W4
PB1C
PB1D
I/O
V4
PB1B
PB1D
PB2A
I/O
U5
PB1C
PB2A
PB2D
I/O-VDD5
Y3
PB1D
PB2B
PB3A
I/O
Y4
PB2C
PB3C
I/O
V5
PB2D
PB3D
I/O
W5
PB2A
PB3A
PB3B
PB3D
PB4D
I/O-A17
Y5
PB2B
PB3B
PB4B
PB4D
PB5D
I/O
V6
PB2C
PB3C
PB4C
PB5A
PB6A
I/O
U7
PB2D
PB3D
PB4D
PB5B
PB6B
I/O
W6
PB3A
PB4A
PB5A
PB5D
PB6D
I/O
Y6
PB3B
PB4B
PB5B
PB6A
PB7A
I/O
V7
PB3C
PB4C
PB5C
PB6B
PB7B
I/O
W7
PB3D
PB4D
PB5D
PB6D
PB7D
I/O
Y7
PB4A
PB5A
PB6A
PB7A
PB8A
I/O
V8
PB4B
PB5B
PB6B
PB7B
PB8B
I/O
W8
PB4C
PB5C
PB6C
PB7C
PB8C
I/O
Y8
PB4D
PB5D
PB6D
PB7D
PB8D
I/O
U9
PB5A
PB6A
PB7A
PB8A
PB9A
I/O
V9
PB5B
PB6B
PB7B
PB8B
PB9B
I/O
W9
PB5C
PB6C
PB7C
PB8C
PB9C
I/O
Y9
PB5D
PB6D
PB7D
PB8D
PB9D
I/O
Pin Information (continued)
Table 25. OR2C/2T06A, OR2C/2T08A, OR2C/2T10A, OR2C/2T12A, and OR2C/2T15A/B
256-Pin PBGA Pinout (continued)
Pin
2C/2T06A Pad
2C/2T08A Pad
2C/2T10A Pad
2C/2T12A Pad
2C/2T15A/B Pad
Function
Notes:
The W3 pin on the 256-pin PBGA package is unconnected for all devices listed in this table.
The OR2C/2T08A do not have bond pads connected to the 256-pin PBGA package pins F2 and Y17.
The pins labeled I/O-VDD5 are user I/Os for the OR2CxxA and OR2TxxB series, but they are connected to VDD5 for the OR2TxxA series.
The pins labeled VSS-ETC are the 4 x 4 array of thermal balls located at the center of the package. The balls can be attached to the ground
plane of the board for enhanced thermal capability (see Table 29), or they can be left unconnected.
相關(guān)PDF資料
PDF描述
OR2C10A-7M352 Field-Programmable Gate Arrays
OR2C10A-7M352I Ceramic Chip Capacitors / MIL-PRF-55681; Capacitance [nom]: 1.1pF; Working Voltage (Vdc)[max]: 100V; Capacitance Tolerance: +/-0.1pF; Dielectric: Multilayer Ceramic; Temperature Coefficient: C0G (NP0); Lead Style: Surface Mount Chip; Lead Dimensions: 0805; Termination: Solder Coated SnPb; Body Dimensions: 0.080" x 0.050" x 0.055"; Container: Bag; Features: MIL-PRF-55681: S Failure Rate
OR2C10A-7M84 Field-Programmable Gate Arrays
OR2C10A-7M84I Field-Programmable Gate Arrays
OR2C10A-7PS160I Field-Programmable Gate Arrays
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
OR2C12A3BA256I-DB 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 1296 LUT 288 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
OR2C12A3BA352I-DB 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
OR2C12A3M84I-D 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 1296 LUT 288 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
OR2C12A3S208-DB 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門(mén)陣列 1296 LUT 288 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
OR2C12A3S208-DBA1357 制造商:Rochester Electronics LLC 功能描述:- Bulk