參數(shù)資料
型號: ORT8850L
英文描述: Field-Programmable System Chip (FPSC) Eight-Channel x 850 Mbits/s Backplane Transceiver
中文描述: 現(xiàn)場可編程系統(tǒng)芯片(促進文化基金)8通道x 850 Mbits /秒背板收發(fā)器
文件頁數(shù): 100/112頁
文件大?。?/td> 2417K
代理商: ORT8850L
100
Agere Systems Inc.
Data Sheet
August 2001
Eight-Channel x 850 Mbits/s Backplane Transceiver
ORCA
ORT8850 FPSC
Pin Information
(continued)
Table 34. ORT8850L and ORT8850H 680-Pin PBGAM Pinout
(continued)
BM680
V
DD
IO
Bank
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
1 (TC)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
0 (TL)
VREF
Group
4
4
4
4
4
4
4
5
5
5
5
5
5
5
5
5
5
6
6
6
6
6
6
1
1
1
1
1
1
2
2
2
2
2
I/O
ORT8850L
ORT8850H
Additional Function
Pair
D19
C19
B19
N3
E19
D18
A17
B18
C18
B17
C17
N13
A16
D17
B16
C16
D16
E18
A15
A19
B15
D15
A14
N14
B14
E17
C14
D14
N15
E16
A13
B13
A12
B12
D13
A34
E15
B11
A10
E14
A3
D12
IO
IO
IO
V
SS
IO
IO
V
DD
IO1
IO
IO
IO
IO
V
SS
IO
IO
IO
IO
IO
IO
IO
V
DD
IO1
IO
IO
IO
V
SS
IO
IO
IO
IO
V
SS
IO
IO
IO
IO
IO
IO
V
SS
IO
IO
IO
IO
V
DD
IO0
IO
PT19C
PT19B
PT19A
V
SS
PT18D
PT18C
V
DD
IO1
PT18B
PT18A
PT17D
PT17C
V
SS
PT17B
PT17A
PT16D
PT16C
PT16A
PT15D
PT15C
V
DD
IO1
PT15A
PT14D
PT14C
V
SS
PT14A
PT13D
PT13C
PT13A
V
SS
PT11D
PT11C
PT11B
PT11A
PT10D
PT10C
V
SS
PT10B
PT10A
PT9D
PT9C
V
DD
IO0
PT9B
PT26C
PT25D
PT25C
V
SS
PT24D
PT24C
V
DD
IO1
PT24B
PT24A
PT23D
PT23C
V
SS
PT23B
PT23A
PT22D
PT22C
PT22A
PT21D
PT21C
V
DD
IO1
PT21A
PT20D
PT20C
V
SS
PT20A
PT19D
PT19C
PT19A
V
SS
PT18D
PT18C
PT17D
PT17C
PT16D
PT16C
V
SS
PT15D
PT15C
PT14D
PT14C
V
DD
IO0
PT13D
L11T_D0
L12C_A0
L12T_A0
L13C_D0
L13T_D0
L14C_A0
L14T_A0
L15C_A0
L15T_A0
L16C_D2
L16T_D2
L17C_A0
L17T_A0
L18C_D3
L18T_D3
L19C_D2
L19T_D2
L20C_D2
L20T_D2
L1C_D3
L1T_D3
L2C_D0
L2T_D0
L3C_D1
L3T_D1
L4C_D3
L4T_D3
L5C_D3
L5T_D3
L6C_D0
VREF_1_04
PTCK1C
PTCK1T
PTCK0C
PTCK0T
VREF_1_05
VREF_1_06
MPI_RTRY_N
MPI_ACK_N
VREF_0_01
M0
M1
MPI_CLK
A21/MPI_BURST_N
M2
M3
VREF_0_02
相關(guān)PDF資料
PDF描述
OS1001 Interface IC
OS1010 Optoelectronic
OS1011 SINGLE 1.8V, 200 KHZ OP, E TEMP, -40C to +125C, 8-PDIP, TUBE
OS1012 1.8V, 200kHz single low-cost, CMOS Op Amplifier on 120K Analog ROM process., -40C to +125C, 8-MSOP, T/R
OS1013 1.8V, 200kHz single low-cost, CMOS Op Amplifier on 120K Analog ROM proccess., -40C to +125C, 5-SOT-23, T/R
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ORT8850L-1BM680C 功能描述:FPGA - 現(xiàn)場可編程門陣列 4992 LUT 278 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
ORT8850L-1BM680I 功能描述:FPGA - 現(xiàn)場可編程門陣列 4992 LUT 278 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
ORT8850L-1BMN680C 功能描述:FPGA - 現(xiàn)場可編程門陣列 4992 LUT 278 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
ORT8850L-1BMN680I 功能描述:FPGA - 現(xiàn)場可編程門陣列 4992 LUT 278 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
ORT8850L-2BM680C 功能描述:FPGA - 現(xiàn)場可編程門陣列 4992 LUT 278 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256