<big id="hjgsf"></big>
  • <dd id="hjgsf"><form id="hjgsf"><strike id="hjgsf"></strike></form></dd>
    參數(shù)資料
    型號: PIC16LC770-E/SO
    廠商: Microchip Technology
    文件頁數(shù): 34/220頁
    文件大小: 0K
    描述: IC MCU OTP 2KX14 A/D PWM 20SOIC
    標準包裝: 38
    系列: PIC® 16C
    核心處理器: PIC
    芯體尺寸: 8-位
    速度: 20MHz
    連通性: I²C,SPI
    外圍設(shè)備: 欠壓檢測/復位,POR,PWM,WDT
    輸入/輸出數(shù): 15
    程序存儲器容量: 3.5KB(2K x 14)
    程序存儲器類型: OTP
    RAM 容量: 256 x 8
    電壓 - 電源 (Vcc/Vdd): 2.5 V ~ 5.5 V
    數(shù)據(jù)轉(zhuǎn)換器: A/D 6x12b
    振蕩器型: 內(nèi)部
    工作溫度: -40°C ~ 125°C
    封裝/外殼: 20-SOIC(0.295",7.50mm 寬)
    包裝: 管件
    其它名稱: PIC16LC770E/SO
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁當前第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁
    2002 Microchip Technology Inc.
    DS41120B-page 127
    PIC16C717/770/771
    12.10 Interrupts
    The devices have up to 11 sources of interrupt. The
    interrupt control register (INTCON) records individual
    interrupt requests in flag bits. It also has individual and
    global interrupt enable bits.
    A Global Interrupt Enable bit, GIE (INTCON<7>),
    enables (if set) all un-masked interrupts or disables (if
    cleared) all interrupts. When bit GIE is enabled and an
    interrupt’s flag bit and mask bit are set, the interrupt will
    vector immediately. Individual interrupts can be dis-
    abled through their corresponding enable bits in vari-
    ous
    registers.
    Individual
    interrupt
    bits
    are
    set,
    regardless of the status of the GIE bit. The GIE bit is
    cleared on RESET.
    The “return from interrupt” instruction, RETFIE, exits
    the interrupt routine as well as sets the GIE bit, which
    re-enables interrupts.
    The RB0/INT pin interrupt, the RB port change interrupt
    and the TMR0 overflow interrupt flags are contained in
    the INTCON register.
    The peripheral interrupt flags are contained in the spe-
    cial function registers PIR1 and PIR2. The correspond-
    ing interrupt enable bits are contained in special
    function registers PIE1 and PIE2, and the peripheral
    interrupt enable bit is contained in special function reg-
    ister INTCON.
    When an interrupt is responded to, the GIE bit is
    cleared to disable any further interrupt, the return
    address is pushed onto the stack and the PC is loaded
    with 0004h. Once in the interrupt service routine the
    source(s) of the interrupt can be determined by polling
    the interrupt flag bits. The interrupt flag bit(s) must be
    cleared in software before re-enabling interrupts to
    avoid recursive interrupts.
    For external interrupt events, such as the INT pin or
    PORTB change interrupt, the interrupt latency will be
    three or four instruction cycles. The exact latency
    depends when the interrupt event occurs. The latency
    is the same for one or two cycle instructions. Individual
    interrupt flag bits are set regardless of the status of their
    corresponding mask bit or the GIE bit
    FIGURE 12-10:
    INTERRUPT LOGIC
    Note:
    Individual interrupt flag bits are set regard-
    less of the status of their corresponding
    mask bit or the GIE bit.
    ADIF
    ADIE
    SSPIF
    SSPIE
    CCP1IF
    CCP1IE
    TMR2IF
    TMR2IE
    TMR1IF
    TMR1IE
    T0IF
    T0IE
    INTF
    INTE
    RBIF
    RBIE
    GIE
    PEIE
    Wake-up (If in SLEEP mode)
    Interrupt to CPU
    LVDIF
    LVDIE
    BCLIE
    BCLIF
    相關(guān)PDF資料
    PDF描述
    PIC16LC770-E/P IC MCU OTP 2KX14 A/D PWM 20DIP
    PIC18LC601-I/L IC MCU ROMLESS A/D PWM 68PLCC
    PIC16C717-E/P IC MCU CMOS A/D 2K 20MHZ 18-DIP
    PIC16C73B-20I/ML IC MCU OTP 4KX14 A/D PWM 28QFN
    PIC16C63A-20I/ML IC MCU OTP 4KX14 PWM 28QFN
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    PIC16LC770-I/P 功能描述:8位微控制器 -MCU 3.5KB 256 RAM 16 I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風格:SMD/SMT
    PIC16LC770-I/SO 功能描述:8位微控制器 -MCU 3.5KB 256 RAM 16 I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風格:SMD/SMT
    PIC16LC770-I/SS 功能描述:8位微控制器 -MCU 3.5KB 256 RAM 16 I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風格:SMD/SMT
    PIC16LC770T/SO 功能描述:8位微控制器 -MCU 3.5KB 256 RAM 16 I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風格:SMD/SMT
    PIC16LC770T/SS 功能描述:8位微控制器 -MCU 3.5KB 256 RAM 16 I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風格:SMD/SMT